頭條 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新資訊 一种UWB的MAC缓存设计 实现了一个脉冲超宽带、高速、短距离无线通信组网工程的MAC缓存设计,使用片外SDRAM与MAC芯片电路中优先级最高的FIFO进行数据交互,并在SMIC 0.18 μm CMOS工艺下进行了流片。测试结果证明其在125 MHz下能正常工作。 發(fā)表于:2013/7/29 UWB定位系统FPGA基带处理设计 基于到达时间差(TDOA)算法,设计了一个脉冲超宽带(IR-UWB)室内定位系统的原理验证样机。主要介绍传感器捕捉标签发送的IR-UWB窄脉冲,进而测出窄脉冲到达传感器时刻的方法。利用FPGA中数字时钟管理器(DCM)的相移器功能模块(PS)构成延迟锁相环(DLL),测得到达传感器的窄脉冲相对于同步时钟的时刻。原理验证系统定位精度优于40 cm,达到设计要求。 發(fā)表于:2013/7/26 基于EPM240T100的步进电机综合系统设计 在分析步进电机内部结构和工作原理的基础上,介绍了步进电机控制器逻辑设计思路。控制芯片选用ALTERA公司的高性价比、专用大规模集成电路芯片EPM240T100,实现了步进电机控制系统。 發(fā)表于:2013/7/22 基于低成本FPGA的高清低码流H.264摄像机SoC参考设计 本文提出了一种基于低成本FPGA的高清低码流安防摄像机SoC实现方式,该设计已经完全实现,开创了高清低码流安防摄像机SoC的先河。 發(fā)表于:2013/7/19 数字滤波器输入输出的设计与实现 滤波器是任何信号处理系统的关键组成部分,随着现代应用的日趋复杂,滤波器设计的复杂程度也日益提高。采用 FPGA 设计和实现的高性能滤波器的能力是模拟方法所望尘莫及的。另外,采用FPGA 设计的数字滤波器可以避免模拟设计中存在的某些问题,特别是组件漂移和容差(在高可靠应用中,由温度过高、老化和辐射问题造成)。这些模拟问题会显著降低滤波器的性能,特别是在通带纹波等方面。 發(fā)表于:2013/7/19 联华电子 (UMC) 28纳米节点采用Cadence物理和电学制造性设计签收解决方案 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布,历经广泛的基准测试后,半导体制造商联华电子(NYSE:UMC;TWSE:2303)(UMC)已采用Cadence “设计内”和“签收”可制造性设计(DFM)流程对28纳米设计进行物理签收和电学变量优化。该流程既解决了随机和系统良率问题,又为客户的28纳米设计提供另一种成熟的制造流程。通过与联华电子的合作开发,这些新的流程整合了业界领先的DFM预防、分析和签收能力,包括Cadence光刻物理分析器(LPA)、Cadence模板分析、Cadence光刻电学分析器(LEA)和Cadence化学机械抛光预测(CCP)技术。 發(fā)表于:2013/7/19 运用FPGA解决DSP设计难题 作者:RegZatrepalekHardent公司DSP/FGPA设计专家rzatrepalek@hardent.com本文以实践为基础,对DSP和FPGA技术进行了简要回顾,并详细比较了这两种架构在FIR滤波器应用中的优劣。DSP对电子系 發(fā)表于:2013/7/18 FPGA IP核软硬件协同验证采用形式验证技术 从移动设备到汽车乃至工业机械,越来越多的产品采用需要软硬件协同工作的高级处理技术来执行一系列艰巨的任务。不过,随着系统日趋复杂性,设计人员在验证软硬件是否能够协同工作方面也面临着日益严峻的挑战。过去 發(fā)表于:2013/7/18 在FPGA中实现状态机的方法 状态机往往是FPGA开发的主力。选择合适的架构和实现方法将确保您获得一款最佳解决方案FPGA常常用于执行基于序列和控制的行动,比如实现一个简单的通信协议。对于设计人员来说,满足这些行动和序列 發(fā)表于:2013/7/18 基于FPGA的超导MRI的B0涡流补偿算法 采用可以用FPGA实现的算法进行梯度电流预补偿的方法进行B0涡流的补偿。鉴于FPGA具有高速并行处理和状态机无限循环的特点,设计了一种从开机到断电,1 ?滋s计算一次不间断的 B0涡流补偿的模式。试验证明,该方法通用性好、速度快、体积小、成本低。 發(fā)表于:2013/7/17 <…231232233234235236237238239240…>