頭條 基于FPGA的視頻處理硬件平臺設計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉換與疊加技術,該技術以FPGA為核心,搭配解碼電路及信號轉換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結果表明,視頻轉換與疊加技術能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應用價值。 最新資訊 聯(lián)華電子 (UMC) 28納米節(jié)點采用Cadence物理和電學制造性設計簽收解決方案 全球電子設計創(chuàng)新領先企業(yè)Cadence設計系統(tǒng)公司(NASDAQ:CDNS)今天宣布,歷經(jīng)廣泛的基準測試后,半導體制造商聯(lián)華電子(NYSE:UMC;TWSE:2303)(UMC)已采用Cadence “設計內(nèi)”和“簽收”可制造性設計(DFM)流程對28納米設計進行物理簽收和電學變量優(yōu)化。該流程既解決了隨機和系統(tǒng)良率問題,又為客戶的28納米設計提供另一種成熟的制造流程。通過與聯(lián)華電子的合作開發(fā),這些新的流程整合了業(yè)界領先的DFM預防、分析和簽收能力,包括Cadence光刻物理分析器(LPA)、Cadence模板分析、Cadence光刻電學分析器(LEA)和Cadence化學機械拋光預測(CCP)技術。 發(fā)表于:2013/7/19 運用FPGA解決DSP設計難題 作者:RegZatrepalekHardent公司DSP/FGPA設計專家rzatrepalek@hardent.com本文以實踐為基礎,對DSP和FPGA技術進行了簡要回顧,并詳細比較了這兩種架構在FIR濾波器應用中的優(yōu)劣。DSP對電子系 發(fā)表于:2013/7/18 FPGA IP核軟硬件協(xié)同驗證采用形式驗證技術 從移動設備到汽車乃至工業(yè)機械,越來越多的產(chǎn)品采用需要軟硬件協(xié)同工作的高級處理技術來執(zhí)行一系列艱巨的任務。不過,隨著系統(tǒng)日趨復雜性,設計人員在驗證軟硬件是否能夠協(xié)同工作方面也面臨著日益嚴峻的挑戰(zhàn)。過去 發(fā)表于:2013/7/18 在FPGA中實現(xiàn)狀態(tài)機的方法 狀態(tài)機往往是FPGA開發(fā)的主力。選擇合適的架構和實現(xiàn)方法將確保您獲得一款最佳解決方案FPGA常常用于執(zhí)行基于序列和控制的行動,比如實現(xiàn)一個簡單的通信協(xié)議。對于設計人員來說,滿足這些行動和序列 發(fā)表于:2013/7/18 基于FPGA的超導MRI的B0渦流補償算法 采用可以用FPGA實現(xiàn)的算法進行梯度電流預補償?shù)姆椒ㄟM行B0渦流的補償。鑒于FPGA具有高速并行處理和狀態(tài)機無限循環(huán)的特點,設計了一種從開機到斷電,1 ?滋s計算一次不間斷的 B0渦流補償?shù)哪J?。試驗證明,該方法通用性好、速度快、體積小、成本低。 發(fā)表于:2013/7/17 面向濕式蝕刻清洗工藝的新型使用端有害氣體清除系統(tǒng) 位于德國德累斯頓的DAS Environmental Expert公司是半導體行業(yè)廢氣處理領域的全球領先企業(yè),該企業(yè)研發(fā)出名為SALIX的新型系統(tǒng)。SALIX是一種有害氣體清除系統(tǒng),主要針對濕式蝕刻清洗臺應用。DAS Environmental Expert公司廢氣處理業(yè)務部門總監(jiān)Guy Davies博士表示:“我們?yōu)榱藨獙蛻舻男枨蠖_發(fā)這一系統(tǒng)。早前,有一家鑄造行業(yè)的大型企業(yè)希望尋求一種解決方案來處理濕式蝕刻清洗臺產(chǎn)生的廢氣。2012年12月,DASEnvironmental Expert公司安裝了首套系統(tǒng),并從今年一月起一直運行至今。通過對排放進行測量,結果顯示其系統(tǒng)完全能夠滿足客戶的需求,廢氣中未發(fā)現(xiàn)任何需要清除的有害物質(zhì)?!?/a> 發(fā)表于:2013/7/16 利用FPGA加速分布式計算 FPGA 也正被像 COPACOBANA這樣的項目所采用,該項目使用 120個賽靈思 FPGA 通過暴力處理來破解DES 加密文件。[3] 不過在這個案例中,F(xiàn)PGA 都被集中布置在一個地方,這種方案不太適合那些預算緊張的大學或企業(yè)。目前并未將 FPGA 當作分布式計算工具,這是因為它們的使用需要借助 PC,才能用新的比特流不斷地重新配置整個 FPGA。但是現(xiàn)在有了賽靈思部分重配置技術,為分布式計算網(wǎng)絡設計基于 FPGA 的客戶端完全可行。 發(fā)表于:2013/7/15 利用DSP48E1的pattern detection功能實現(xiàn)數(shù)據(jù)匹配 對于DSP48E1硬核的功能和結構,尤其是預加器、乘法器和累加器(ALU)的使用很多人都比較清楚,但對于它的另一個強大的功能pattern detection,很多人不是很了解,這里,通過對一個具體的算法實現(xiàn)流程的描述,讓大家熟悉這個功能。 發(fā)表于:2013/7/15 萊迪思半導體和FUTURE ELECTRONICS簽署全球代理協(xié)議 近日,萊迪思半導體公司(NASDAQ: LSCC)和全球電子元器件代理的領導者和創(chuàng)新者Future Electronics宣布簽署一項全球代理協(xié)議。根據(jù)協(xié)議,F(xiàn)uture Electronics獲得授權在全球范圍內(nèi)銷售萊迪思所有產(chǎn)品系列的創(chuàng)新型低功耗、低成本FPGA、CPLD和可編程電源管理設計解決方案。 發(fā)表于:2013/7/12 基于System Verilog的可重用驗證平臺 采用System Verilog語言設計了一種具有層次化結構的可重用驗證平臺,該平臺能夠產(chǎn)生各種隨機、定向、錯誤測試向量,并提供功能覆蓋率計算。將驗證平臺在Synopsys公司的VCS仿真工具上運行,并應用到包交換芯片的仿真驗證中。仿真結果顯示,新設計的驗證平臺能通過修改隨機信號約束條件和產(chǎn)生隨機信號的權重值,使芯片的功能覆蓋率達到100%。 發(fā)表于:2013/7/12 ?…231232233234235236237238239240…?