頭條 中国科学院高精度光计算研究取得进展 1月11日消息,据《先进光子学》(Advanced Photonics)报道,在人工智能神经网络高速发展的背景下,大规模的矩阵运算与频繁的数据迭代给传统电子处理器带来了巨大压力。光电混合计算通过光学处理与电学处理的协同集成,展现出显著的计算性能,然而实际应用受限于训练与推理环节分离、离线权重更新等问题,造成信息熵劣化、计算精度下降,导致推理准确度低。 中国科学院半导体研究所提出了一种基于相位像素阵列的可编程光学处理单元(OPU),并结合李雅普诺夫稳定性理论实现了对OPU的灵活编程。在此基础上,团队构建了一种端到端闭环光电混合计算架构(ECA),通过硬件—算法协同设计,实现了训练与推理的全流程闭环优化,有效补偿了信息熵损失,打破了光计算中计算精度与准确度之间的强耦合关系。 最新資訊 基于低成本FPGA的高清低码流H.264摄像机SoC参考设计 本文提出了一种基于低成本FPGA的高清低码流安防摄像机SoC实现方式,该设计已经完全实现,开创了高清低码流安防摄像机SoC的先河。 發(fā)表于:2013/7/19 数字滤波器输入输出的设计与实现 滤波器是任何信号处理系统的关键组成部分,随着现代应用的日趋复杂,滤波器设计的复杂程度也日益提高。采用 FPGA 设计和实现的高性能滤波器的能力是模拟方法所望尘莫及的。另外,采用FPGA 设计的数字滤波器可以避免模拟设计中存在的某些问题,特别是组件漂移和容差(在高可靠应用中,由温度过高、老化和辐射问题造成)。这些模拟问题会显著降低滤波器的性能,特别是在通带纹波等方面。 發(fā)表于:2013/7/19 联华电子 (UMC) 28纳米节点采用Cadence物理和电学制造性设计签收解决方案 全球电子设计创新领先企业Cadence设计系统公司(NASDAQ:CDNS)今天宣布,历经广泛的基准测试后,半导体制造商联华电子(NYSE:UMC;TWSE:2303)(UMC)已采用Cadence “设计内”和“签收”可制造性设计(DFM)流程对28纳米设计进行物理签收和电学变量优化。该流程既解决了随机和系统良率问题,又为客户的28纳米设计提供另一种成熟的制造流程。通过与联华电子的合作开发,这些新的流程整合了业界领先的DFM预防、分析和签收能力,包括Cadence光刻物理分析器(LPA)、Cadence模板分析、Cadence光刻电学分析器(LEA)和Cadence化学机械抛光预测(CCP)技术。 發(fā)表于:2013/7/19 运用FPGA解决DSP设计难题 作者:RegZatrepalekHardent公司DSP/FGPA设计专家rzatrepalek@hardent.com本文以实践为基础,对DSP和FPGA技术进行了简要回顾,并详细比较了这两种架构在FIR滤波器应用中的优劣。DSP对电子系 發(fā)表于:2013/7/18 FPGA IP核软硬件协同验证采用形式验证技术 从移动设备到汽车乃至工业机械,越来越多的产品采用需要软硬件协同工作的高级处理技术来执行一系列艰巨的任务。不过,随着系统日趋复杂性,设计人员在验证软硬件是否能够协同工作方面也面临着日益严峻的挑战。过去 發(fā)表于:2013/7/18 在FPGA中实现状态机的方法 状态机往往是FPGA开发的主力。选择合适的架构和实现方法将确保您获得一款最佳解决方案FPGA常常用于执行基于序列和控制的行动,比如实现一个简单的通信协议。对于设计人员来说,满足这些行动和序列 發(fā)表于:2013/7/18 基于FPGA的超导MRI的B0涡流补偿算法 采用可以用FPGA实现的算法进行梯度电流预补偿的方法进行B0涡流的补偿。鉴于FPGA具有高速并行处理和状态机无限循环的特点,设计了一种从开机到断电,1 ?滋s计算一次不间断的 B0涡流补偿的模式。试验证明,该方法通用性好、速度快、体积小、成本低。 發(fā)表于:2013/7/17 面向湿式蚀刻清洗工艺的新型使用端有害气体清除系统 位于德国德累斯顿的DAS Environmental Expert公司是半导体行业废气处理领域的全球领先企业,该企业研发出名为SALIX的新型系统。SALIX是一种有害气体清除系统,主要针对湿式蚀刻清洗台应用。DAS Environmental Expert公司废气处理业务部门总监Guy Davies博士表示:“我们为了应对客户的需求而开发这一系统。早前,有一家铸造行业的大型企业希望寻求一种解决方案来处理湿式蚀刻清洗台产生的废气。2012年12月,DASEnvironmental Expert公司安装了首套系统,并从今年一月起一直运行至今。通过对排放进行测量,结果显示其系统完全能够满足客户的需求,废气中未发现任何需要清除的有害物质。” 發(fā)表于:2013/7/16 利用FPGA加速分布式计算 FPGA 也正被像 COPACOBANA这样的项目所采用,该项目使用 120个赛灵思 FPGA 通过暴力处理来破解DES 加密文件。[3] 不过在这个案例中,FPGA 都被集中布置在一个地方,这种方案不太适合那些预算紧张的大学或企业。目前并未将 FPGA 当作分布式计算工具,这是因为它们的使用需要借助 PC,才能用新的比特流不断地重新配置整个 FPGA。但是现在有了赛灵思部分重配置技术,为分布式计算网络设计基于 FPGA 的客户端完全可行。 發(fā)表于:2013/7/15 利用DSP48E1的pattern detection功能实现数据匹配 对于DSP48E1硬核的功能和结构,尤其是预加器、乘法器和累加器(ALU)的使用很多人都比较清楚,但对于它的另一个强大的功能pattern detection,很多人不是很了解,这里,通过对一个具体的算法实现流程的描述,让大家熟悉这个功能。 發(fā)表于:2013/7/15 <…231232233234235236237238239240…>