頭條 英特爾正式宣布出售Altera 51%股份 4 月 14 日消息,英特爾北京時間 20:30 正式宣布同私募股權(quán)企業(yè) Silver Lake 銀湖資本達成 FPGA 子公司 Altera 股份出售協(xié)議。Silver Lake 將以 87.5 億美元的估值買下 Altera 51% 的股份,英特爾繼續(xù)持有剩余 49% 股份。 最新資訊 FPGA IP核軟硬件協(xié)同驗證采用形式驗證技術(shù) 從移動設(shè)備到汽車乃至工業(yè)機械,越來越多的產(chǎn)品采用需要軟硬件協(xié)同工作的高級處理技術(shù)來執(zhí)行一系列艱巨的任務(wù)。不過,隨著系統(tǒng)日趨復雜性,設(shè)計人員在驗證軟硬件是否能夠協(xié)同工作方面也面臨著日益嚴峻的挑戰(zhàn)。過去 發(fā)表于:7/18/2013 在FPGA中實現(xiàn)狀態(tài)機的方法 狀態(tài)機往往是FPGA開發(fā)的主力。選擇合適的架構(gòu)和實現(xiàn)方法將確保您獲得一款最佳解決方案FPGA常常用于執(zhí)行基于序列和控制的行動,比如實現(xiàn)一個簡單的通信協(xié)議。對于設(shè)計人員來說,滿足這些行動和序列 發(fā)表于:7/18/2013 基于FPGA的超導MRI的B0渦流補償算法 采用可以用FPGA實現(xiàn)的算法進行梯度電流預補償?shù)姆椒ㄟM行B0渦流的補償。鑒于FPGA具有高速并行處理和狀態(tài)機無限循環(huán)的特點,設(shè)計了一種從開機到斷電,1 ?滋s計算一次不間斷的 B0渦流補償?shù)哪J健T囼炞C明,該方法通用性好、速度快、體積小、成本低。 發(fā)表于:7/17/2013 面向濕式蝕刻清洗工藝的新型使用端有害氣體清除系統(tǒng) 位于德國德累斯頓的DAS Environmental Expert公司是半導體行業(yè)廢氣處理領(lǐng)域的全球領(lǐng)先企業(yè),該企業(yè)研發(fā)出名為SALIX的新型系統(tǒng)。SALIX是一種有害氣體清除系統(tǒng),主要針對濕式蝕刻清洗臺應(yīng)用。DAS Environmental Expert公司廢氣處理業(yè)務(wù)部門總監(jiān)Guy Davies博士表示:“我們?yōu)榱藨?yīng)對客戶的需求而開發(fā)這一系統(tǒng)。早前,有一家鑄造行業(yè)的大型企業(yè)希望尋求一種解決方案來處理濕式蝕刻清洗臺產(chǎn)生的廢氣。2012年12月,DASEnvironmental Expert公司安裝了首套系統(tǒng),并從今年一月起一直運行至今。通過對排放進行測量,結(jié)果顯示其系統(tǒng)完全能夠滿足客戶的需求,廢氣中未發(fā)現(xiàn)任何需要清除的有害物質(zhì)?!?/a> 發(fā)表于:7/16/2013 利用FPGA加速分布式計算 FPGA 也正被像 COPACOBANA這樣的項目所采用,該項目使用 120個賽靈思 FPGA 通過暴力處理來破解DES 加密文件。[3] 不過在這個案例中,F(xiàn)PGA 都被集中布置在一個地方,這種方案不太適合那些預算緊張的大學或企業(yè)。目前并未將 FPGA 當作分布式計算工具,這是因為它們的使用需要借助 PC,才能用新的比特流不斷地重新配置整個 FPGA。但是現(xiàn)在有了賽靈思部分重配置技術(shù),為分布式計算網(wǎng)絡(luò)設(shè)計基于 FPGA 的客戶端完全可行。 發(fā)表于:7/15/2013 利用DSP48E1的pattern detection功能實現(xiàn)數(shù)據(jù)匹配 對于DSP48E1硬核的功能和結(jié)構(gòu),尤其是預加器、乘法器和累加器(ALU)的使用很多人都比較清楚,但對于它的另一個強大的功能pattern detection,很多人不是很了解,這里,通過對一個具體的算法實現(xiàn)流程的描述,讓大家熟悉這個功能。 發(fā)表于:7/15/2013 萊迪思半導體和FUTURE ELECTRONICS簽署全球代理協(xié)議 近日,萊迪思半導體公司(NASDAQ: LSCC)和全球電子元器件代理的領(lǐng)導者和創(chuàng)新者Future Electronics宣布簽署一項全球代理協(xié)議。根據(jù)協(xié)議,F(xiàn)uture Electronics獲得授權(quán)在全球范圍內(nèi)銷售萊迪思所有產(chǎn)品系列的創(chuàng)新型低功耗、低成本FPGA、CPLD和可編程電源管理設(shè)計解決方案。 發(fā)表于:7/12/2013 基于System Verilog的可重用驗證平臺 采用System Verilog語言設(shè)計了一種具有層次化結(jié)構(gòu)的可重用驗證平臺,該平臺能夠產(chǎn)生各種隨機、定向、錯誤測試向量,并提供功能覆蓋率計算。將驗證平臺在Synopsys公司的VCS仿真工具上運行,并應(yīng)用到包交換芯片的仿真驗證中。仿真結(jié)果顯示,新設(shè)計的驗證平臺能通過修改隨機信號約束條件和產(chǎn)生隨機信號的權(quán)重值,使芯片的功能覆蓋率達到100%。 發(fā)表于:7/12/2013 基于嵌入式Linux和FPGA的千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶崿F(xiàn) 本文詳細的介紹了基于Linux和FPGA的嵌入式千兆網(wǎng)數(shù)據(jù)傳輸?shù)膶崿F(xiàn)方法,測試結(jié)果表明傳輸速度能滿足設(shè)計指標。由于FPGA和linux都具有很大的靈活性,會給將來系統(tǒng)的升級和變更帶來很大方便。 發(fā)表于:7/12/2013 基于DSP與CPLD的數(shù)字電臺基帶處理硬件系統(tǒng)設(shè)計 設(shè)計的這個DSP基帶處理平臺有相當?shù)耐ㄓ眯院涂蓴U充性,通過改變寫入EEPROM中的程序和CPLD控制邏輯可以實現(xiàn)系統(tǒng)功能的改變與擴充。本設(shè)計不僅為外圍功能電路模塊如鍵盤模塊、顯示模塊的擴展提供了平臺,而且為軟件組件的更新與升級提供了平臺,可有效加強通信功能。 發(fā)表于:7/12/2013 ?…229230231232233234235236237238…?