頭條 基于FPGA的視頻處理硬件平臺設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 基于LabVIEW 和FPGA的LCR測試儀的設(shè)計(jì) 基于虛擬儀器技術(shù),設(shè)計(jì)出一種以FPGA為硬件基礎(chǔ),LabVIEW為軟件工具的圖形化編程LCR測試儀,重點(diǎn)論述了硬件電路各個模塊的設(shè)計(jì)方案和上位機(jī)軟件的設(shè)計(jì)實(shí)現(xiàn)。實(shí)際測試表明,該系統(tǒng)操作簡單,實(shí)時性強(qiáng),精度高,具有一定的使用價(jià)值和推廣價(jià)值,適用于高校實(shí)驗(yàn)室等領(lǐng)域。 發(fā)表于:2014/1/15 基于FPGA的擺臂伺服控制系統(tǒng)設(shè)計(jì) 擺臂伺服控制系統(tǒng)是大氣紅外干涉儀的重要組成部分,在分析干涉儀工作原理和伺服控制需求的基礎(chǔ)上,給出了一種采用FPGA實(shí)現(xiàn)伺服控制、結(jié)合典型H型直流PWM電路,構(gòu)成數(shù)字化擺臂伺服控制系統(tǒng)的設(shè)計(jì)方法,仿真與實(shí)驗(yàn)結(jié)果驗(yàn)證了設(shè)計(jì)的正確性。 發(fā)表于:2014/1/14 Altera ArriaGX FPGA入門開發(fā)方案 Altera公司的ArriaGXFPGA是帶有收發(fā)器的中端FPGA系列。其收發(fā)器速率高達(dá)3.125Gbps,您可以利用它來連接支持PCIExpress,千兆以太網(wǎng),SerialRapidIO,SDI等協(xié)議的現(xiàn)有模塊和器件。具有同類最佳的信號完整性,是功耗最低的中端FPGA,適用于需要32個支持背板的6.5536Gbps收發(fā)器的應(yīng)用.本文介紹了ArriaGXFPGA主要特性和架構(gòu)圖,以及ArriaVGXFPGA入門開發(fā)板主要特性,框圖,電路圖,PCB元件布局圖和材料清單. 發(fā)表于:2014/1/14 基于FPGA的多通道生理信號監(jiān)護(hù)儀的設(shè)計(jì) 提出了一種基于SoPC技術(shù)的生理信號監(jiān)護(hù)系統(tǒng)的設(shè)計(jì)方案,以Altera公司Cyclone II系列EP2C35F672芯片為核心,設(shè)計(jì)了心電、脈搏波、血氧信號采集和處理模塊。基于Nios II嵌入式軟核處理器進(jìn)行應(yīng)用程序開發(fā),實(shí)現(xiàn)了多通道生理信號的24小時實(shí)時監(jiān)控。 發(fā)表于:2014/1/13 Virtex-7 FPGA Gen3 集成模塊Completion timeout機(jī)制 任何一種 split 交易協(xié)議都存在 Requesters 得不到期望的 Completion 的風(fēng)險(xiǎn)。為了允許 Requesters 使用一種標(biāo)準(zhǔn)方式從這種情況下恢復(fù),規(guī)定了 Completion timeout機(jī)制。 發(fā)表于:2014/1/10 基于FPGA的雷達(dá)信號源設(shè)計(jì) 介紹了直接數(shù)字頻率合成(DDS)的基本原理,并基于Xilinx公司的FPGA設(shè)計(jì)出產(chǎn)生連續(xù)波、重頻參差抖動、頻率捷變、線性調(diào)頻以及二相編碼等雷達(dá)信號的系統(tǒng)方案。實(shí)驗(yàn)結(jié)果表明,該設(shè)計(jì)靈活且性能良好,具有廣泛的應(yīng)用前景。 發(fā)表于:2014/1/10 基于FPGA的雷電定位系統(tǒng)高精度時標(biāo)設(shè)計(jì) 介紹了一種基于到達(dá)時差法(TOA)的雷電定位系統(tǒng)中高精度時間標(biāo)記產(chǎn)生方法。目前全球定位系統(tǒng)(GPS)可以提供協(xié)調(diào)世界時(UTC)和精度達(dá)微秒乃至納秒級的秒脈沖(PPS)。在雷電定位過程中,不同探測站需要對采集到的閃電輻射脈沖進(jìn)行時間標(biāo)記以確定雷電信號到達(dá)各站之間的時間差,并由多站定位算法得到閃電發(fā)生的位置。該時標(biāo)系統(tǒng)采用Altera公司的FPGA 芯片EP2C8Q208和U-BLOX公司的GPS芯片NEO-6M實(shí)現(xiàn),其時間標(biāo)記精度可達(dá)1 μs。 發(fā)表于:2014/1/10 基于FPGA的紅外遙控密碼鎖的設(shè)計(jì) 介紹了一種基于可編程邏輯器件FPGA的電子密碼鎖的設(shè)計(jì)方法,具有性能可靠、使用方便以及良好的靈活性和可擴(kuò)展性等優(yōu)點(diǎn)。重點(diǎn)闡述了紅外遙控解碼、密碼鎖的解鎖、密碼修改等功能的實(shí)現(xiàn),給出了數(shù)字密碼鎖的電路原理圖及各模塊的波形仿真結(jié)果。 發(fā)表于:2014/1/9 基于CPLD的線陣CCD-TCD1501D驅(qū)動時序的設(shè)計(jì)與實(shí)現(xiàn) 根據(jù)線陣CCD圖像傳感器TCD1501D的驅(qū)動時序要求,使用CPLD芯片EPM7128LC84-15設(shè)計(jì)了其驅(qū)動時序電路,并在相應(yīng)的軟件上進(jìn)行了仿真。同時,在相應(yīng)的硬件電路上實(shí)現(xiàn)了驅(qū)動波形并在示波器上加以驗(yàn)證。該方法有集成度高、調(diào)試方便等優(yōu)點(diǎn)。 發(fā)表于:2014/1/9 基于FPGA的自由立體顯示系統(tǒng)光學(xué)引擎設(shè)計(jì) 實(shí)現(xiàn)了一種用于自由立體顯示系統(tǒng)的光學(xué)引擎。該系統(tǒng)采用FPGA作為控制處理器,通過RS232串口與DSP瞳孔跟蹤模塊實(shí)時通信,并根據(jù)液晶面板同步信號控制大功率LED驅(qū)動電路實(shí)現(xiàn)對應(yīng)瞳孔坐標(biāo)的指向性照明。該系統(tǒng)與目前基于單片機(jī)的光學(xué)引擎比較,在成本提升很小的前提下具有能夠精確控制時序、同步性更好、適應(yīng)更大規(guī)模的LED驅(qū)動電路等優(yōu)勢,提高了系統(tǒng)的穩(wěn)定性和可升級性,具有良好的應(yīng)用前景。 發(fā)表于:2014/1/7 ?…217218219220221222223224225226…?