頭條 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新資訊 Altera最新验证工具推进了FPGA和SoC中高速串行收发器的评估 Altera公司(Nasdaq: ALTR)今天发布JNEye链路分析工具,提供验证和电路板级全套设计工具。JNEye支持设计人员迅速方便的评估高速Altera FPGA和SoC中的高速串行链路性能。该工具结合了统计链路仿真器的速度优势和时域波形仿真器的精度优势,是一种新的混合行为仿真方法。JNEye工具经过优化,支持Altera 10代系列产品,为用户提供了评估Altera下一代FPGA和SoC收发器链路性能的平台。 發(fā)表于:2014/2/9 Xilinx投片首款Virtex UltraScale All Programmable器件 行业唯一高端20nm产品即將上市 All Programmable 技术和器件的全球领先企业赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))宣布首款Virtex® UltraScale™器件投片,在20nm工艺领域再创另一项行业第一。作为业界唯一高端20nm产品,基于UltraScale架构的Virtex UltraScale系列可为多种应用提供前所未有的高性能、系统集成度和带宽。UltraScale架构拥有多项ASIC技术,从而能为客户带来众多ASIC级优势。同时采用最新的布线架构消除了新一代器件的互联技术和扩展瓶颈。UltraScale架构能从20nm平面FET扩展为16nm FinFET技术,并从单芯片电路扩展为3D IC。 發(fā)表于:2014/1/29 Altera JESD204B解决方案简化了基于FPGA系统中前沿数据转换器的集成 Altera公司(Nasdaq: ALTR)今天宣布,开始提供多种JESD204B解决方案,设计用于在使用了最新JEDEC JESD204B标准的系统中简化Altera FPGA和高速数据转换器的集成。很多应用都使用了这一接口标准,包括雷达、无线射频前端、医疗成像设备、软件无线电,以及工业应用等。 發(fā)表于:2014/1/26 基于FPGA的FIR滤波器设计与实现 采用并行分布式算法和MAC算法给出了FIR滤波器的FPGA实现。以32阶FIR滤波器的设计为例,采用Altera公司Cyclone II系列的EP2C35F672C8 FPGA作为硬件平台,通过Modelsim、Quartus II、MATLAB软件平台对设计进行了联合仿真测试分析及验证。结果显示,该设计达到了指标要求,功能正确,资源占用及处理速度均得到了优化。 發(fā)表于:2014/1/20 Xilinx助力武汉迈信电气成功推出POWERLINK主站 基于赛灵思Zynq All Programmable SoC的解决方案帮助中国武汉迈信电气技术有限公司大大降低了开发难度,同时大幅加速了开发进程,使得中国武汉迈信电气技术有限公司成为市场上POWERLINK主站的首家中国供应商。 發(fā)表于:2014/1/17 基于LabVIEW 和FPGA的LCR测试仪的设计 基于虚拟仪器技术,设计出一种以FPGA为硬件基础,LabVIEW为软件工具的图形化编程LCR测试仪,重点论述了硬件电路各个模块的设计方案和上位机软件的设计实现。实际测试表明,该系统操作简单,实时性强,精度高,具有一定的使用价值和推广价值,适用于高校实验室等领域。 發(fā)表于:2014/1/15 基于FPGA的摆臂伺服控制系统设计 摆臂伺服控制系统是大气红外干涉仪的重要组成部分,在分析干涉仪工作原理和伺服控制需求的基础上,给出了一种采用FPGA实现伺服控制、结合典型H型直流PWM电路,构成数字化摆臂伺服控制系统的设计方法,仿真与实验结果验证了设计的正确性。 發(fā)表于:2014/1/14 Altera ArriaGX FPGA入门开发方案 Altera公司的ArriaGXFPGA是带有收发器的中端FPGA系列。其收发器速率高达3.125Gbps,您可以利用它来连接支持PCIExpress,千兆以太网,SerialRapidIO,SDI等协议的现有模块和器件。具有同类最佳的信号完整性,是功耗最低的中端FPGA,适用于需要32个支持背板的6.5536Gbps收发器的应用.本文介绍了ArriaGXFPGA主要特性和架构图,以及ArriaVGXFPGA入门开发板主要特性,框图,电路图,PCB元件布局图和材料清单. 發(fā)表于:2014/1/14 基于FPGA的多通道生理信号监护仪的设计 提出了一种基于SoPC技术的生理信号监护系统的设计方案,以Altera公司Cyclone II系列EP2C35F672芯片为核心,设计了心电、脉搏波、血氧信号采集和处理模块。基于Nios II嵌入式软核处理器进行应用程序开发,实现了多通道生理信号的24小时实时监控。 發(fā)表于:2014/1/13 Virtex-7 FPGA Gen3 集成模块Completion timeout机制 任何一种 split 交易协议都存在 Requesters 得不到期望的 Completion 的风险。为了允许 Requesters 使用一种标准方式从这种情况下恢复,规定了 Completion timeout机制。 發(fā)表于:2014/1/10 <…217218219220221222223224225226…>