頭條 英特爾正式宣布出售Altera 51%股份 4 月 14 日消息,英特爾北京時(shí)間 20:30 正式宣布同私募股權(quán)企業(yè) Silver Lake 銀湖資本達(dá)成 FPGA 子公司 Altera 股份出售協(xié)議。Silver Lake 將以 87.5 億美元的估值買(mǎi)下 Altera 51% 的股份,英特爾繼續(xù)持有剩余 49% 股份。 最新資訊 基于CPLD的視頻疊加 本文介紹了電視機(jī)行場(chǎng)掃描的原理,提出了一種視頻信號(hào)疊加的思路,采用CPLD作為控制器,方便靈活,只需根據(jù)一定的算法還可實(shí)現(xiàn)任意圖形和漢字字符的疊加,由于時(shí)間有限,本文不再敘述。 發(fā)表于:6/24/2011 基于CPLD的電梯運(yùn)行控制器的設(shè)計(jì) 該系統(tǒng)軟件設(shè)計(jì)中,成功編譯并仿真VHDL源程序,且對(duì)仿真圖進(jìn)行合理分析。在硬件實(shí)驗(yàn)過(guò)程中,對(duì)VHDL源程序進(jìn)行成功下載,所得實(shí)驗(yàn)結(jié)果與軟件仿真結(jié)果完全相符,從而證明電梯運(yùn)行控制器的設(shè)計(jì)滿足系統(tǒng)功能要求。 發(fā)表于:6/24/2011 Leon3軟核的FPGA SelectMap接口配置設(shè)計(jì) 摘要:與通常采用外圍的CPLD器件和CPU來(lái)產(chǎn)生配置接口控制邏輯的方法不同,本文設(shè)計(jì)了采用嵌入到FPGA的Leon3開(kāi)源CPU軟核來(lái)控制實(shí)現(xiàn)Virtex系列FPGA的SelectMap接口配置的方法,可將其應(yīng)用于對(duì)FPGA芯片的在線配置。該方 發(fā)表于:6/24/2011 LIFO或FIFO:測(cè)量數(shù)據(jù)中心以太網(wǎng)時(shí)延方法探討 時(shí)延是數(shù)據(jù)中心以太網(wǎng)的一個(gè)關(guān)鍵性能指標(biāo)。這是因?yàn)樵诟哳l率金融交易(HFT)、高性能計(jì)算(HPC)和類(lèi)似的性能敏感型環(huán)境中,超低時(shí)延10GbE交換功能是處理巨大網(wǎng)絡(luò)流量的關(guān)鍵,這常常意味著每天上百萬(wàn)次的 發(fā)表于:6/24/2011 基于FPGA的彩色圖像增強(qiáng)系統(tǒng) 設(shè)計(jì)一個(gè)基于FPGA的實(shí)時(shí)視頻圖像處理系統(tǒng),包含增強(qiáng)對(duì)比度擴(kuò)展和色飽和度兩種處理方法,相比于DSP和ASIC方案來(lái)說(shuō),F(xiàn)PGA在性能和靈活性方面具有絕對(duì)優(yōu)勢(shì),應(yīng)用FPGA設(shè)計(jì)視頻通信系統(tǒng)更普遍。 發(fā)表于:6/24/2011 基于Spartan-3E的安全通信系統(tǒng)的實(shí)現(xiàn) 服務(wù)器端采用XILINX公司的Spartan-3e開(kāi)發(fā)平臺(tái),在該平臺(tái)上構(gòu)建基于MicrBlaze處理器和Xilkernel操作系統(tǒng)的嵌入式系統(tǒng),在該系統(tǒng)中通過(guò)定制AES加密IP、鍵盤(pán)IP、LCD IP、通用擴(kuò)展接口控制IP并添加EDK中自帶的網(wǎng)絡(luò)控制器IP、串口IP等,服務(wù)器端的系統(tǒng)結(jié)構(gòu)框圖如圖1所示。當(dāng)服務(wù)器端收到經(jīng)過(guò)AES加密的請(qǐng)求IP數(shù)據(jù)包時(shí),在服務(wù)器端,信息需要經(jīng)過(guò)AES解密處理,根據(jù)解密后信息分析并提取請(qǐng)求方的ID信息和IP信息,客戶端的ID信息是唯一的授權(quán)證號(hào),根據(jù)客戶端的ID信息,作出相應(yīng)的處理。 發(fā)表于:6/24/2011 基于FPGA的串行通信控制系統(tǒng)的設(shè)計(jì) 在Altera Cyclone II平臺(tái)上采用“自頂向下”的模塊化設(shè)計(jì)思想及VHDL硬件描述語(yǔ)言,設(shè)計(jì)了串行通信控制系統(tǒng)。在Quartus II軟件上編譯、仿真后下載到FPGA芯片EP2C5Q208上,進(jìn)行在線編程調(diào)試,實(shí)現(xiàn)了串行通信控制功能?;贔PGA的系統(tǒng)設(shè)計(jì)調(diào)試維護(hù)方便、可靠性高,而且設(shè)計(jì)具有靈活性,可以方便地進(jìn)行擴(kuò)展和移植。 發(fā)表于:6/22/2011 燦芯半導(dǎo)體第一顆40nm 芯片在中芯國(guó)際驗(yàn)證成功 燦芯半導(dǎo)體(上海)有限公司與中芯國(guó)際集成電路制造有限公司(簡(jiǎn)稱(chēng)“中芯國(guó)際”,紐約證交所股票代碼:SMI,香港聯(lián)合交易所股票代碼:HK0981)今天共同宣布燦芯半導(dǎo)體第一顆 40nm 芯片在中芯國(guó)際一次性流片驗(yàn)證成功。 發(fā)表于:6/21/2011 Lattice基于自身優(yōu)勢(shì),向可編程SoC發(fā)展 近日,2010年11月上任的Lattice 總裁及首席執(zhí)行官Darin Billerbeck,第一次以CEO的身份與中國(guó)記者見(jiàn)面,分享了他上任后Lattice的一些成績(jī)和未來(lái)的戰(zhàn)略,同時(shí)也更加具體地闡述了Lattice究竟是如何在激烈的競(jìng)爭(zhēng)中獲得成功的。 發(fā)表于:6/21/2011 基于CPLD的GPIB 控制器 采用低成本的 CPLD 器件替代了價(jià)格昂貴,且難以購(gòu)買(mǎi)的 GPIB 控制芯片, 成功的實(shí)現(xiàn)了具有自主知識(shí)產(chǎn)權(quán)的 IP CORE,并且所有核心模塊完全采用 VHDL 語(yǔ)言實(shí)現(xiàn), 能夠在不同的開(kāi)發(fā)環(huán)境上移植,可以根據(jù)不同的應(yīng)用環(huán)境,對(duì)其進(jìn)行進(jìn)行剪裁和優(yōu)化,不僅大大節(jié)省了成本,而且具有很大的靈活性。 發(fā)表于:6/21/2011 ?…387388389390391392393394395396…?