頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 芯谷科技PCB設(shè)計心得 1、電路設(shè)計的構(gòu)架與期望;充分理解電路設(shè)計的構(gòu)思與最終的期望,對電路設(shè)計者自己來說不是問題,但是如果PCB設(shè)計與電路設(shè)計分別由兩個人來做,那么PCB設(shè)計者要充分理解電路設(shè)計的構(gòu)思與最終的期望就變得非常重要,這 發(fā)表于:9/15/2011 基于Flash型FPGA的信號源卡設(shè)計 信號源廣泛應(yīng)用于電子電路、自動控制和科學試驗等領(lǐng)域。它是一種為電子測量和計量工作提供符合嚴格技術(shù)要求的電信號設(shè)備。該設(shè)計可以模擬各種復雜信號,還可對頻率進行動態(tài)、及時的控制。作為激勵源,仿真各種測試信號,提供給被測電路,以滿足測量或各種實際需要,并能夠與其它模塊,組成自動測試系統(tǒng)。該系統(tǒng)的設(shè)計,完整的實現(xiàn)了一個物理信號的產(chǎn)生,同時也包括信號發(fā)生器硬件的設(shè)計和軟件的設(shè)計。 發(fā)表于:9/14/2011 3M與IBM聯(lián)手研發(fā)3D半導體新型粘接材料 技術(shù)創(chuàng)新鑄就“硅片大廈” 近日,明尼蘇達州 ST PAUL 和紐約 ARMONK 聯(lián)合報道:3M 公司和 IBM 公司(紐約證交所掛牌名稱:IBM)今日宣布將共同研發(fā)一種新的粘接材料,用來把半導體封裝成密集的疊層硅片“塔”(towers)。兩家公司的目標是創(chuàng)制一種新型的材料。有了它,就可以史無前例地用100片獨立硅片組合成商用微處理器。 發(fā)表于:9/14/2011 Altera演示業(yè)界第一款基于模型的FPGA浮點DSP工具 Altera公司 (NASDAQ: ALTR) 今天演示了使用FPGA的浮點DSP新設(shè)計流程,這是業(yè)界第一款基于模型的浮點設(shè)計工具,支持在FPGA中實現(xiàn)復數(shù)浮點DSP算法。伯克萊設(shè)計技術(shù)公司 (Berkeley Design Technology, Inc, BDTI) 進行的獨立分析驗證了能夠在Altera 的Stratix®和Arria® FPGA系列中簡單方便的高效實現(xiàn)高性能浮點DSP設(shè)計。 發(fā)表于:9/14/2011 基于SOPC的嵌入式高速串口設(shè)計 高速串口數(shù)據(jù)通信在現(xiàn)代通信系統(tǒng)和控制系統(tǒng)中應(yīng)用日益廣泛,較之傳統(tǒng)的基于RS232傳輸標準,具有更高的可靠性,更強的兼容性,更快的傳輸速率。 發(fā)表于:9/13/2011 基于CPLD及FPGA的VHDL語言電路優(yōu)化設(shè)計 在VHDL語言電路優(yōu)化設(shè)計當中,優(yōu)化問題主要包括面積優(yōu)化和速度優(yōu)化。面積優(yōu)化是指CPLD/FPGA的資源利用率優(yōu)化,即用盡可能少的片內(nèi)資源實現(xiàn)更多電路功能;速度優(yōu)化是指設(shè)計系統(tǒng)滿足一定的速度要求。 發(fā)表于:9/13/2011 基于FPGA的雷達恒虛警模塊的設(shè)計 恒虛警處理技術(shù)可以使雷達在保持較高發(fā)現(xiàn)概率的同時,降低虛警概率。為了提高機載雷達在雜波與噪聲背景條件下發(fā)現(xiàn)目標的能力,針對復雜統(tǒng)計模型應(yīng)用的局限性,提出了一種基于FPGA的恒虛警模塊的設(shè)計思想,并在軟件平臺環(huán)境下,對設(shè)計方法的可行性進行了仿真驗證。 發(fā)表于:9/13/2011 基于FPGA的SoC驗證平臺實現(xiàn)電路仿真?zhèn)慑e 基于FPGA的SoC驗證平臺實現(xiàn)電路仿真?zhèn)慑e,臺灣工業(yè)技術(shù)研究院提出一種能夠顯著提升客制化FPGA原型板驗證效率的創(chuàng)新方法,自動化現(xiàn)有的電路仿真(in-circuitemulation)偵錯功能,并提供更高的FPGA能見度。這個以FPGA為基礎(chǔ)的SoC驗證平臺對工研院而言是前景看好 發(fā)表于:9/13/2011 基于SOPC的MPEG4視頻播放器 基于SOPC的MPEG4視頻播放器,引言多媒體技術(shù)實用化的關(guān)鍵技術(shù)之一,就是解決視頻、音頻數(shù)字化以后數(shù)據(jù)量大,與數(shù)字存儲媒體、通信網(wǎng)容量小的矛盾,其解決途徑就是壓縮。為了支持低比特率視頻傳輸業(yè)務(wù),MPEG(MovingPictureExpertsGroup)推出 發(fā)表于:9/13/2011 基于FPGA的TMR方法改進策略 基于FPGA的TMR方法改進策略,基于SRAM的FPGA對于空間粒子輻射非常敏感,很容易產(chǎn)生軟故障,所以對基于FPGA的電子系統(tǒng)采取容錯措施以防止此類故障的出現(xiàn)是非常重要的。三模冗余(TMR)方法以其實現(xiàn)的簡單性和效果的可靠性而被廣泛用于對單粒子翻轉(zhuǎn)( 發(fā)表于:9/10/2011 ?…350351352353354355356357358359…?