頭條 開啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實現(xiàn)高級自動化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標不斷邁進,市場對具備彈性連接、低功耗、高性能和強大安全性的系統(tǒng)需求與日俱增。 然而,實施數(shù)字化轉(zhuǎn)型并非總是一帆風順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進系統(tǒng),同時應(yīng)對軟件孤島、互聯(lián)網(wǎng)時代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 FPGA配置模式 FPGA有多種配置模式:并行主模式為一片F(xiàn)PGA加一片EPROM的方式;主從模式可以支持一片PROM編程多片F(xiàn)PGA;串行模式可以采用串行PROM編程FPGA;外設(shè)模式可以將FPGA作為微處理器的外設(shè),由微處理器對其編程。 發(fā)表于:9/8/2011 FPGA主要生產(chǎn)廠商介紹 世界上的主要FPGA生產(chǎn)商。 發(fā)表于:9/8/2011 FPGA的應(yīng)用領(lǐng)域 連接邏輯,控制邏輯是FPGA早期發(fā)揮作用比較大的領(lǐng)域也是FPGA應(yīng)用的基石.事實上在電路設(shè)計中應(yīng)用FPGA的難度還是比較大的這要求開發(fā)者要具備相應(yīng)的硬件知識(電路知識)和軟件應(yīng)用能力(開發(fā)工具)這方面的人才總是緊缺的,往往都從事新技術(shù),新產(chǎn)品的開發(fā)成功的產(chǎn)品將變成市場主流基礎(chǔ)產(chǎn)品供產(chǎn)品設(shè)計者應(yīng)用在不遠的將來,通用和專用IP的設(shè)計將成為一個熱門行業(yè)!搞電路設(shè)計的前提是必須要具備一定的硬件知識.在這個層面,干重于學(xué),當然,快速入門是很重要的,越好的位子越不等人電路開發(fā)是黃金飯碗. 發(fā)表于:9/8/2011 FPGA學(xué)習及設(shè)計中的注意事項 FPGA的基礎(chǔ)就是數(shù)字電路和HDL語言,想學(xué)好FPGA的人,建議床頭都有一本數(shù)字電路的書,不管是哪個版本的,這個是基礎(chǔ),多了解也有助于形成硬件設(shè)計的思想。 在語言方面,建議初學(xué)者學(xué)習Verilog語言,VHDL語言語法規(guī)范嚴格,調(diào)試起來很慢,Verilog語言容易上手,而且,一般大型企業(yè)都是用Verilog語言。 發(fā)表于:9/8/2011 FPGA的基本特點介紹 FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。 發(fā)表于:9/8/2011 基于FPGA的8段數(shù)碼管動態(tài)顯示IP核設(shè)計 設(shè)計8段數(shù)碼管動態(tài)顯示IP核,并給出此核的一個參考驅(qū)動顯示程序。此核根據(jù)設(shè)計需要,可例化1~8個共陽極(或共陰極)數(shù)碼管控制器,成功控制1~8個數(shù)碼管工作,大大提高設(shè)計效率。測試結(jié)果表明,此核工作可靠、穩(wěn)定,可直接應(yīng)用于工程實踐中。 發(fā)表于:9/7/2011 數(shù)字基帶預(yù)失真系統(tǒng)中環(huán)路延遲估計的FPGA實現(xiàn) 基于FPGA芯片Stratix II EP2S60F672C4設(shè)計實現(xiàn)了數(shù)字基帶預(yù)失真系統(tǒng)中的環(huán)路延遲估計模塊。該模塊運用了一種環(huán)路延遲估計新方法,易于FPGA實現(xiàn)。同時,在信號失真的情況下也能給出正確的估計結(jié)果。Modelsim SE 6.5c的時序仿真結(jié)果和SignalTaps II的硬件調(diào)試結(jié)果驗證了模塊的有效性。 發(fā)表于:9/7/2011 Altera發(fā)布業(yè)界第一款28nm FPGA開發(fā)套件 Altera公司(NASDAQ:ALTR)今天宣布開始提供第一款帶有28-nm FPGA的開發(fā)套件——Stratix® V GX FPGA信號完整性套件,在推動業(yè)界28-nm FPGA發(fā)展方面樹立了新里程碑。這一全功能套件支持設(shè)計工程師加速高性能系統(tǒng)的設(shè)計和開發(fā),滿足了業(yè)界對提高帶寬的需求。Stratix V GX FPGA信號完整性開發(fā)套件為用戶提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。 發(fā)表于:9/7/2011 基于FPGA的神經(jīng)振蕩器設(shè)計及優(yōu)化 為神經(jīng)振蕩器提出了一種高效的FPGA實現(xiàn)方案,介紹了一種改進的分布式算法(DA),以便于最大限度地利用FPGA上的查找表(LUT)資源。整個系統(tǒng)在Matlab/Simulink下采用Altera公司的DSP Builder 構(gòu)建。該方法節(jié)約了74%的查找表、75%的寄存器和100%的嵌入式乘法器資源。同時,該方案得到了令人滿意的結(jié)果,實驗結(jié)果同仿真結(jié)果的相關(guān)系數(shù)高達0.99。 發(fā)表于:9/7/2011 高輸出頻率GPS接收機FPGA優(yōu)化設(shè)計 為使DSP芯片有充裕的資源和時間用于復(fù)雜的導(dǎo)航計算、輸出高頻率的解算結(jié)果,通過資源優(yōu)化,只采用FPGA邏輯電路實現(xiàn)了GPS信號的捕獲、跟蹤、幀同步、衛(wèi)星自動搜索、偽距信息生成等基帶處理功能,并整理了電文、歷書、偽距信息、多普勒頻移的格式,以方便傳輸。實驗表明,本方案可行有效,定位頻率可達100 Hz。 發(fā)表于:9/7/2011 ?…350351352353354355356357358359…?