基于CPLD的DDS正交信號(hào)源的設(shè)計(jì)
發(fā)表于:2/4/2012
第十四屆中國(guó)國(guó)際高新技術(shù)成果交易會(huì)電子展
發(fā)表于:2/3/2012
三款新器件提升了深受歡迎的LatticeECP3?FPGA系列的功耗效率和性能,縮小了封裝尺寸
發(fā)表于:2/3/2012
基于DDS的電路板檢測(cè)儀信號(hào)源設(shè)計(jì)
發(fā)表于:2/3/2012
基于FPGA的PCM30/32路系統(tǒng)信號(hào)同步數(shù)字復(fù)接設(shè)計(jì)[圖]
發(fā)表于:2/3/2012
基于FPGA和AD1836的I2S接口設(shè)計(jì)
發(fā)表于:2/2/2012