頭條 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新資訊 IBM首次将稳压器集成到2.5-D芯片中 “我们目前已经完成了这一步,那就是将功率电感器放到我们所说的2.5-D硅中介层中,请注意目前由于TSVs技术的缺失,这里严格来说并非3-D”,哥伦比亚大学Ken Shepard教授指出,“下一步我们将致力于突破完成真正意义上的3-D堆叠芯片,即芯片内部的硅中介层将不但内置功率电感器,而且也包含传动系统。该传动系统主要完成晶体管控制功率电感器从而使电流通过中介层传送到达芯片顶层的CMOS器件中。” 發(fā)表于:2012/2/24 宜特突破IC电路除错技术 实现28nm最小线宽修改 宜特科技(InnovativeServiceTechnology;IST)宣布,该公司从2010年开始布局的28奈米IC电路与除错技术已于近日突破技术门槛,不仅能为客户实现难度极高的28nm最小线宽修改,并使其电路除错能力更深入至IC最底层(Metal1)。 發(fā)表于:2012/2/24 基于嵌入式Linux的TFT LCD IP及驱动的设计 本文设计实现了一个简单的基于Avalon总线的TFT LCD控制器,能实现640×480,颜色深度为16bit的彩色图形显示,可应用于各种TFT LCD,亦可改写为VGA控制器,有较大的灵活性。根据设计好的控制器编写了相应的Linux下的FrAME buffer驱动程序。很好的实现了界面环境的开发,可以用于很多手持设备的电子产品。该设计最大的特点是有很强的可移植性,不论是控制器的设计还是Frame buffer驱动程序的设计都很灵活。 發(fā)表于:2012/2/24 VHDL语言应用实例指导 VHDL中的标识符可以是常数、变量、信号、端口、子程序或参数的名字。 發(fā)表于:2012/2/24 基于DSP和CPLD的运动控制器的研究 目前,以DSP为核心的嵌入式运动控制器已经成为开放式运动控制器的发展主流,并获得广泛的应用。本文通过对运动控制器基本功能的研究,在分析、消化已有的基于DSP的运动控制器硬件资源基础上,开发了运动控制器的软件系统,详细介绍了运动控制器的软件设计。 發(fā)表于:2012/2/23 一种基于FPGA的真随机数发生器设计与实现 设计并实现了一种基于FPGA的真随机数发生器,利用一对振荡环路之间的相位漂移和抖动以及亚稳态作为随机源,使用线性反馈移位寄存器的输出与原始序列运算作为后续处理。在XilinxVirtex-5平台的测试实验中,探讨了振荡器数量以及采样频率等参数对随机序列的统计特性的影响。测试结果表明本设计产生的随机序列能够通过DIEHARD测试,性能满足要求。由于仅使用了普通逻辑单元,使得本设计能够迅速移植到ASIC设计,大大缩短了开发周期。 發(fā)表于:2012/2/23 基于μC/OS-II的多窗口显示屏控制器 本设计充分利用了Nios II 32位处理器的高性能和μC/OS-II实时操作系统高效的任务调度算法,实现了单屏幕多窗口显示,显示屏控制变得更加灵活。整个控制系统在1片FPGA芯片上完成,有效降低了系统的成本。 發(fā)表于:2012/2/23 Altera首次演示FPGA与100-Gbps光模块的互操作性 Altera公司(NASDAQ:ALTR)今天宣布,使用28-nm Stratix® V GT FPGA成功演示了与100-Gbps光模块的互操作性,从而支持实现下一代100-Gbps网络。这是业界第一次演示FPGA与100-Gbps光模块的互操作性,表明了Altera®致力于帮助系统工程师和生产商开发高密度、低功耗光网络。在发布今天的新闻之前,Altera还于2011年9月宣布,Gennum和Altera为下一代100Gb/s网络演示了4x25Gb/s IC。这些解决方案相结合,增强了公司的光模块产品,为业界应用28 Gbps技术开辟了新途径。 發(fā)表于:2012/2/23 Synopsys推出可用于TSMC 28纳米工艺的DesignWare嵌入式存储器和逻辑库 全球领先的半导体设计、验证和制造软件及知识产权(IP)供应商新思科技有限公司(Synopsys, Inc., 纳斯达克股票市场代码:SNPS)日前宣布:即日起推出其用于台湾积体电路制造股份有限公司(TSMC)28纳米高性能(HP)和移动高性能(HPM)工艺技术的DesignWare®嵌入式存储器和逻辑库知识产权(IP)。Synopsys的DesignWare嵌入式存储器和逻辑库专为提供高性能、低漏电及动态功率而设计,使工程师们能够优化其整个系统级芯片(SoC)设计的速度与能效,这种平衡在移动应用中至关重要。与DesignWareSTAR Memory System®的嵌入式测试与修复技术相结合,Synopsys的嵌入式存储器和标准元件库为设计者提供了一个先进、全面的IP解决方案,可生成高性能、低功耗的28纳米SoC,并降低了测试与制造成本。 發(fā)表于:2012/2/22 CPLD与16C554在航空发动机参数采集器中的应用 通过16C554扩展串口,其硬件接口电路简单;复杂可编程器件CPLD的使用,将DSP较强的逻辑控制、数据处理能力以高集成度、高可靠性、高速度有机地结合起来,从而使设计的系统具有较高的性能价格比,设计成本和风险大大降低。 發(fā)表于:2012/2/22 <…307308309310311312313314315316…>