頭條 英特爾正式宣布出售Altera 51%股份 4 月 14 日消息,英特爾北京時間 20:30 正式宣布同私募股權(quán)企業(yè) Silver Lake 銀湖資本達成 FPGA 子公司 Altera 股份出售協(xié)議。Silver Lake 將以 87.5 億美元的估值買下 Altera 51% 的股份,英特爾繼續(xù)持有剩余 49% 股份。 最新資訊 基于XC2V1000型FPGA的FIR抽取濾波器的設(shè)計 現(xiàn)場可編程門陣列(FPGA)有著規(guī)整的內(nèi)部邏輯陣列和豐富的連線資源,特別適用于數(shù)字信號處理,但長期以來,用FPGA實現(xiàn)抽取濾波器比較復(fù)雜,其原因主要是FPGA中缺乏實現(xiàn)乘法運算的有效結(jié)構(gòu)?,F(xiàn)在,F(xiàn)PGA集成了乘法器,使FPGA在數(shù)字信號處理方面有了長足的進步。本文介紹用Xilinx公司的XC2V1000型FPGA實現(xiàn)FIR抽取濾波器的設(shè)計方法。 發(fā)表于:1/20/2012 以IP平臺形式將8051微控制器引入FPGA 一直以來,設(shè)計人員為迅速發(fā)展的市場如消費電子和汽車等開發(fā)產(chǎn)品時,都面對嚴峻的上市時間壓力。但是現(xiàn)在,這些嚴格的時間要求已經(jīng)轉(zhuǎn)移至其它許多領(lǐng)域,包括嵌入式控制和工業(yè)設(shè)計。 發(fā)表于:1/20/2012 FPGA在軟件無線電中的應(yīng)用 軟件無線電(SDR)是具有可重配置硬件平臺的無線設(shè)備,可以跨多種通信標準。因為具有更低的成本、更大的靈活性和更高的性能,軟件無線電已迅速成為軍事、公共安全和商用無線領(lǐng)域的事實標準。SDR成為商用流行的主要原因之一是它能夠?qū)Χ喾N波形進行基帶處理和數(shù)字中頻(IF)處理。IF處理將數(shù)字信號處理的領(lǐng)域從基帶擴展到RF。支持基帶和中頻處理的能力增加了系統(tǒng)靈活性,同時減小了制造成本。 發(fā)表于:1/20/2012 采用FPGA的低功耗系統(tǒng)設(shè)計 結(jié)合采用低功耗元件和低功耗設(shè)計技術(shù)在目前比以往任何時候都更有價值。隨著元件集成更多功能,并越來越小型化,對低功耗的要求持續(xù)增長。當把可編程邏輯器件用于低功耗應(yīng)用時,限制設(shè)計的低功耗非常重要。本文將討論減小動態(tài)和靜態(tài)功耗的各種方法,并且給出一些例子說明如何使功耗最小化。 發(fā)表于:1/20/2012 多節(jié)點大容量FPGA系統(tǒng)的遠程升級方法 針對目前廣泛使用的以大容量FPGA實現(xiàn)主要功能的多節(jié)點系統(tǒng)的遠程升級問題,提出了一種基于ATmega64單片機和RS485總線以及接入以太網(wǎng)的主控計算機的實現(xiàn)方案。該方案具有低成本等顯著的特點,可以簡單、有效地解決許多場合多節(jié)點、大容量FPGA系統(tǒng)的遠程升級問題,具有一定的應(yīng)用價值。 發(fā)表于:1/19/2012 航管二次監(jiān)視雷達地面詢問編碼器的FPGA設(shè)計 利用FPGA的高速運算能力和IPcore技術(shù)設(shè)計高性能的二次雷達地面詢問編碼器,不但在數(shù)據(jù)采集、信號編碼時具有自適應(yīng)性和可控性,而且解決了雷達信號的實時性問題,完成了多種復(fù)雜信號處理的單片F(xiàn)P-GA集成,有效地解決了小電路板尺寸與大存儲空間的矛盾,從而提高了系統(tǒng)的集成性,進一步節(jié)約了資源。同時利用“軟件顯控界面+FPGA+MCU”結(jié)合的架構(gòu)技術(shù)使之更容易成為微型系統(tǒng)。 發(fā)表于:1/19/2012 基于VHDL語言的超長時間定時器設(shè)計及實現(xiàn) 傳統(tǒng)的定時器硬件連接比較復(fù)雜,可靠性差,而且計時時間短,難以滿足需要。本設(shè)計采用可編程芯片和VHDL語言進行軟硬件設(shè)計,不但可使硬件大為簡化,而且穩(wěn)定性也有明顯提高。 發(fā)表于:1/19/2012 基于FPGA的HDTV視頻圖像灰度直方圖統(tǒng)計算法設(shè)計 本文介紹了如何在FPGA 中利用Block RAM 的特殊結(jié)構(gòu)實現(xiàn)HDTV 視頻增強算法中灰度直方圖統(tǒng)計。 發(fā)表于:1/18/2012 基于C的設(shè)計方式簡化FPGA/協(xié)處理器混合平臺軟硬件協(xié)同設(shè)計 FPGA已經(jīng)被證明有能力處理各種不同的任務(wù),從相對簡單的控制功能到更加復(fù)雜的算法操作。雖然FPGA在某些功能上比設(shè)計專用ASIC硬件具有時間和成本上的優(yōu)勢,但在面向軟件應(yīng)用中FPGA比傳統(tǒng)處理器和DSP的優(yōu)勢并沒有體現(xiàn)出來。這很大程度上是由于過去割裂了硬件和軟件開發(fā)工具和方法之間的關(guān)系。 發(fā)表于:1/18/2012 基于VHDL的密碼控制系統(tǒng)設(shè)計方案 1引言隨著電子技術(shù)和ASIC技術(shù)的發(fā)展.數(shù)字系統(tǒng)設(shè)計向速度快、容量大、體積小、重量輕的趨勢發(fā)展。目前數(shù)字系統(tǒng)設(shè)計可直接面向用戶需求,根據(jù)系統(tǒng)的行為和功能要求,自上而下地逐層完成設(shè)計過程:描述、綜合、優(yōu)化、仿真與驗證,以及器件生成。該設(shè)計過程除系統(tǒng)行為和功能描述外,其他設(shè)計幾乎都由計算機自動完成,從而實現(xiàn)電子設(shè)計自動化(EDA)。這樣大大地縮短了系統(tǒng)的設(shè)計周期,適應(yīng)當今品種多、批量小的電子市場要求,提高了產(chǎn)品的競爭能力。由于電子設(shè)計自動化是采用硬件描述語言描述硬件電路,所以研究硬件語言及仿真、綜合等技術(shù)是電子設(shè)計自動化的首要任務(wù)。本文提出一種利用MAX+plusⅡ開發(fā)軟件環(huán)境和硬件描述語言VHDL的密碼控制系統(tǒng)設(shè)計方案,并對系統(tǒng)的各個模塊進行仿真分析。2VHDL語言特點和基本結(jié)構(gòu)VHDL語言即超高速集成電路硬件描述語言,它是一種用形式化方法描述數(shù)字電路和設(shè)計數(shù)字邏輯系統(tǒng)的語言,特別適合描述復(fù)雜的組合邏輯、組運算、狀態(tài)機和真值表。與傳統(tǒng)的門級設(shè)計方法相比,VHDL語言具有以下特點:設(shè)計層次高,用于較復(fù)雜的運算時能盡快發(fā)現(xiàn)問題,縮短產(chǎn)品上市時間,從而成本降低;與工藝無關(guān),獨立實現(xiàn),修改方便,系統(tǒng)描述能力強;可讀性好 發(fā)表于:1/18/2012 ?…316317318319320321322323324325…?