• 首頁
  • 新聞
    業(yè)界動(dòng)態(tài)
    新品快遞
    高端訪談
    AET原創(chuàng)
    市場分析
    圖說新聞
    會(huì)展
    專題
    期刊動(dòng)態(tài)
  • 設(shè)計(jì)資源
    設(shè)計(jì)應(yīng)用
    解決方案
    電路圖
    技術(shù)專欄
    資源下載
    PCB技術(shù)中心
    在線工具庫
  • 技術(shù)頻道
    模擬設(shè)計(jì)
    嵌入式技術(shù)
    電源技術(shù)
    可編程邏輯
    測試測量
    通信與網(wǎng)絡(luò)
  • 行業(yè)頻道
    工業(yè)自動(dòng)化
    物聯(lián)網(wǎng)
    通信網(wǎng)絡(luò)
    5G
    數(shù)據(jù)中心
    信息安全
    汽車電子
  • 大學(xué)堂
  • 期刊
  • 文獻(xiàn)檢索
期刊投稿
登錄 注冊(cè)

NAF点乘算法的并行计算研究

NAF点乘算法的并行计算研究[其他][信息安全]

分析了目前常用的NAF点乘算法,并提出了改进的并行NAF点乘算法,改进后的算法具有并行调度点加和点倍的特点,实验表明改进后的算法比原算法效率有明显提高。

發(fā)表于:2018/8/20 下午2:34:37

一种乘同余伪随机序列快速实现的FPGA设计

一种乘同余伪随机序列快速实现的FPGA设计[可编程逻辑][信息安全]

针对一类乘同余运算,提出了一种快速算法。采用1个32位乘法、2个32位加法、少量移位操作和1个最高位分离操作方法,避免了连续减法和除法运算。采用硬件语言设计了快速算法。在此算法的基础上,设计了基于FPGA的伪随机序列发生器。

發(fā)表于:2018/8/20 下午2:24:10

基于分数阶傅里叶变换的多项式相位信号参数估计

基于分数阶傅里叶变换的多项式相位信号参数估计[通信与网络][通信网络]

研究了一种基于分数阶傅里叶变换(FRFT)的多项式相位信号快速估计方法,对于线性调频信号(LFM),即用信号延时相关解调的方法得到调频斜率的粗略估计,从而得到分数阶旋转角度的范围,简化为小范围的一维搜索问题。多项式相位信号的检测通过延时相关解调可转化为LFM信号的检测,再运用FRFT便可进行参数估计。理论分析与仿真结果表明该方法简单,估计性能好。

發(fā)表于:2018/8/20 下午2:03:26

基于环的空时编码结合CPFSK的联合编码设计

基于环的空时编码结合CPFSK的联合编码设计[通信与网络][通信网络]

利用Rimoldi的CPM分解模型,将STC与改进型无反馈的CPE联合设计,研究了一种基于整数环的STC-CPFSK编码器的设计方法。分析和仿真表明,与传统的STC-CPM编码器相比,该编码器具有结构简单,复杂度低且易实现的优点,同时能得到优异的系统性能。

發(fā)表于:2018/8/20 下午1:50:41

基于3 GS/s 12 bit ADCs的 高速串行接口控制层电路的设计与实现

基于3 GS/s 12 bit ADCs的 高速串行接口控制层电路的设计与实现[模拟设计][通信网络]

高性能数据转换器是第五代移动通信基站系统的核心器件,其采样速率不低于3 GS/s、分辨率高于12 bit,因此高速串行接口取代传统接口电路成为必然趋势。基于JESD204B协议设计了一种应用于3 GS/s 12 bit ADCs的高速串行接口控制层电路。在保证高速传输的前提下,折中考虑功耗和资源,该电路在传输层采用预分频技术完成组帧;在数据链路层采用极性信息简化编码技术实现8 B/10 B编码。在Vivado 16.1环境下,采用Xilinx公司的ZC706 FPGA中PHY IP和JESD204B Receiver IP完成控制层接口电路的验证。实验结果表明数据传输正确,且串化后的传输速度达到7.5 Gb/s,相较于同类型的接口设计,其传输速度提高了50%。

發(fā)表于:2018/8/20 上午11:40:00

电流控制电流传输器的温度补偿技术

电流控制电流传输器的温度补偿技术[模拟设计][汽车电子]

针对于目前CMOS电流控制电流传输器(CCCII)中普遍存在的温度依赖性问题,提出一个新的温度补偿技术。这种技术主要使用电流偏置电路和分流电路为CCCII产生偏置电流,其中偏置电路中的电流和uCox成正比。基于0.5 um CMOS工艺参数,运用HSPICE仿真软件,对提出的电路进行仿真,仿真结果验证了电路的正确性。

發(fā)表于:2018/8/20 上午11:29:00

电力场效应管随机电报信号噪声的检测与分析

电力场效应管随机电报信号噪声的检测与分析[电源技术][智能电网]

电力场效应管(Power Metal Oxide Semiconductor FET,P-MOSFET)是构成电力通信电源的核心器件,其可靠性直接影响到电力通信的安全稳定运行。随机电报信号(Random Telegraph Signal,RTS)噪声是表征其可靠性的敏感参数,为了能够检测与分析P-MOSFET内部的RTS噪声,提出一种改进型的经验模态分解(Empirical Mode Decomposition, EMD)自适应选择算法检测RTS噪声,运用时间和波形相关系数优化高阶累计量分析RTS噪声。仿真结果表明,新算法的滤波效果优于传统的算法,优化后高阶累计量不仅提高了RTS噪声处理能力,而且验证了其在零频处具有1/f的特性。

發(fā)表于:2018/8/20 上午11:24:00

基于FPGA的相关干涉仪算法的研究与实现

基于FPGA的相关干涉仪算法的研究与实现[可编程逻辑][工业自动化]

提出一种利用FPGA实现相关干涉仪测向算法的方法,给出了测向系统的结构和组成框图,并详细介绍了FPGA内部模块的划分及设计流程,最后结合实际设计出一种实现方案,并讨论了该方案在宽带测向中较原有实现方式的优势。为了使算法更适于FPGA实现,提出了一种新的相位样本选取方法,并仿真验证了该方法与传统方法的等效性。

發(fā)表于:2018/8/20 上午11:22:20

基于粒子群算法的超宽带接收机设计

基于粒子群算法的超宽带接收机设计[通信与网络][通信网络]

超宽带(UWB)接收机具有高度非线性,其传统设计方法依赖于经验,十分复杂。提出了一种基于粒子群优化算法的UWB接收机系统级设计方法PSO-UWB。该方法基于粒子群改进算法AdpISPO,根据系统输出信噪比(SNRout)和重要部件参数之间的关系函数,以SNRout最大化为目标进行参数的优化计算。ADS仿真结果证明,PSO-UWB方法的优化结果符合设计要求,具有可行性。

發(fā)表于:2018/8/17 下午2:33:00

脑电检测前置放大器静电保护电路的设计

脑电检测前置放大器静电保护电路的设计[模拟设计][医疗电子]

以CMOS仪表运算放大器作为脑电检测前置放大器是经常选择的技术方案。但是,在使用过程中人体静电所产生的高能电子流会击穿COMS管的绝缘栅并停留在那里,从而使得放大器无法正常工作。采用在输入回路中并接二极管或电容器的方法可以实现静电保护,但由于器件参数的不对称性将极大地降低系统的共模抑制比。为此设计了一个有源储能电路,通过该电路能精密调节等效电容量的大小,在不影响共模抑制比的前提下,提高了放大器的抗静电能力,增强了系统的可靠性。

發(fā)表于:2018/8/17 下午2:10:00

  • <
  • …
  • 359
  • 360
  • 361
  • 362
  • 363
  • 364
  • 365
  • 366
  • 367
  • 368
  • …
  • >

活動(dòng)

MORE
  • 《集成电路应用》杂志征稿启事
  • 【热门活动】2025年基础电子测试测量方案培训
  • 【技术沙龙】可信数据空间构建“安全合规的数据高速公路”
  • 【下载】5G及更多无线技术应用实战案例
  • 【通知】2025第三届电子系统工程大会调整时间的通知

高層說

MORE
  • 边缘人工智能机遇将于2026年成为现实
    边缘人工智能机遇将于2026年成为现实
  • 【回顾与展望】英飞凌:半导体与AI双向赋能
    【回顾与展望】英飞凌:半导体与AI双向赋能
  • 【回顾与展望】Microchip:AI为计算能力和连接性带来重大挑战
    【回顾与展望】Microchip:AI为计算能力和连接性带来重大挑战
  • 定制化 AI 解决方案,决胜智造未来
    定制化 AI 解决方案,决胜智造未来
  • 2026:物理智能元年
    2026:物理智能元年
  • 網(wǎng)站相關(guān)
  • 關(guān)于我們
  • 聯(lián)系我們
  • 投稿須知
  • 廣告及服務(wù)
  • 內(nèi)容許可
  • 廣告服務(wù)
  • 雜志訂閱
  • 會(huì)員與積分
  • 積分商城
  • 會(huì)員等級(jí)
  • 會(huì)員積分
  • VIP會(huì)員
  • 關(guān)注我們

Copyright ? 2005-2024 華北計(jì)算機(jī)系統(tǒng)工程研究所版權(quán)所有 京ICP備10017138號(hào)-2

感谢您访问我们的网站,您可能还对以下资源感兴趣:

欧美色综合二区
    <button id="vdqiy"><ins id="vdqiy"></ins></button>
    <tt id="vdqiy"><dd id="vdqiy"><optgroup id="vdqiy"></optgroup></dd></tt>
    <form id="vdqiy"></form>