頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 中芯國際爭奪戰(zhàn):CEO王寧國遞交辭呈 中芯國際在董事長江上舟辭世后的一個多星期以來,出現了有史以來最大的動蕩。伴隨著現任CEO王寧國在例行董事會意外落選執(zhí)行董事一職,中芯國際大股東大唐電信與其他海外股東間對控制權的爭奪浮出水面。而且,斗爭很快蔓延至公司內部,形成了以CEO王寧國和COO楊士寧為主的兩派博弈。 發(fā)表于:7/14/2011 基于循環(huán)前綴的同步算法及FPGA實現 本文要討論的基于ML(最大似然估計)時頻同步算法是vande Beek等人提出來的,這是一個利用CP所攜帶的信息完成定時同步和載波同步的最大似然估計算法。它利用OFDM系統(tǒng)循環(huán)冗佘擴展的循環(huán)前綴攜帶的信息進行同步估計,避免了基于導頻碼的同步估計帶來的頻率和功率資源的浪費。 發(fā)表于:7/14/2011 基于FPGA的嵌入式以太網與Matlab通信系統(tǒng)設計 本文研究了TCP/IP通信協議在Xilinx公司FPGA上的實現,介紹了其軟硬件的系統(tǒng)組成及原理,通過建立一個例子加以說明和應用這個設計平臺,證明了此平臺設計可行性,并且完成了FPGA與Matlab的通信,為數據的實時顯示及實時控制提供了很好的平臺和設計方法,本設計也完成了CPU軟核設計的實現,其功能可根據需要進行定制,非常靈活,不但引入了軟核處理器和嵌入式操作系統(tǒng)Xilkernel,而且應用了Lw-IP_300b棧,使用大量的IP核,這樣大大降低了系統(tǒng)平臺的復雜度,縮短了開發(fā)的周期,其軟硬件部分的設計分離的設計架構,使得整個系統(tǒng)修改和重構更加方便,真正實現了所謂的片上系統(tǒng)。而本設計采用Matlab接收數據,并且可利用其強大的數據采集、處理、仿真、實時動態(tài)顯示的功能來更好完成數據分析研究。 發(fā)表于:7/14/2011 基于SCA規(guī)范下FPGA的硬件抽象層設計 軟件無線電(Software Radio)是指用軟件定義的、能實現多種功能的無線電通訊系統(tǒng),其核心思想是構造一個具有開放性、標準化、模塊化的通用硬件平臺,以將各種功能(如工作頻段、調制解調類型 發(fā)表于:7/14/2011 基于FPGA的NAND Flash ECC校驗 本文將ECC校驗算法通過硬件編程語言VHDL在AheraQuanusⅡ7.0開發(fā)環(huán)境下進行了后仿真測試,實現了NANDFlash的ECC校驗功能。本程序可實現每256Byte數據生成3ByteECC校驗數據,且通過與原始ECC數據對比,能夠保證檢測出1bit的錯誤及其出錯位置,進一步結合對此錯誤的糾正,可應用于NANDFlash讀寫控制器的FPGA設計,實現對數據的ECC校驗,確保數據準備有效地傳輸。經硬件實驗結果反饋,該算法硬件適應性良好。 發(fā)表于:7/14/2011 用低成本FPGA實現低延遲變化的CPRI 無線TEM(電信設備制造商)正受到布署基站架構的壓力,這就是用更小體積、更低功耗、更低制造成本來建立,部署和運營。達到此目的的關鍵策略是從基站中分離出RF接收器和功率放大器,用它們來直接驅動各自的天線。這稱為射頻拉遠技術(RRH)。通過基于SERDES的公共無線接口(CPRI)將基帶數據傳回到基站。本文主要闡述特定的低延遲變化的設計思想,在低成本FPGA上利用嵌入式SERDES收發(fā)器和CPRI IP(知識產權)核實現。 發(fā)表于:7/14/2011 基于FPGA的自適應波束形成算法實現 1引言在雷達及聲納信號處理系統(tǒng)中,波束形成算法通常采用DSP軟件編程實現,控制邏輯電路采用CPLD來完成,這種方法具有軟件編程靈活、功能易于擴展的優(yōu)點,但對于實時性能要求很高的系統(tǒng),如雷達、聲納探測和 發(fā)表于:7/14/2011 基于CycloneII系列FPGA的DDFS信號源實現 本設計在不向外擴展ROM存儲器的情況下,對DDFS設計進行優(yōu)化,充分利用Cyclone II系列FPGA的片上資源,其輸出正弦信號最高頻率可達4 MHz以上。只要采用更好的方案進行設計,使采樣點可以做到232個及以上,頻率分辨率可以做到0.015 Hz,達到mHz量級,進一步提高信號源的輸出信號頻率范圍及頻率分辨率等技術指標,可利用Cyclone II系列芯片設計出性能優(yōu)良的信號源,達到實用信號源的要求。 發(fā)表于:7/14/2011 基于CPLD和嵌入式系統(tǒng)的LED點陣顯示 通過采用自頂向下的設計思想,綜合運用高速CPLD、雙口RAM等技術和芯片,設計出了大、小屏幕皆適合的顯示控制電路。特別是利用單片機、CPLD與雙口RAM的無縫結合,將復雜的任務分配給不同的硬件處理,滿足了對實時性的要求。本系統(tǒng)不僅給大屏幕LED點陣顯示提供了優(yōu)良的控制電路,而且為CPLD器件和EDA技術提供了切實的應用實例。其中,共享雙口RAM的應用,為高速總線與低速總線的通信提供了一個新的解決方案。 發(fā)表于:7/14/2011 中微公司發(fā)布用于22納米及以下芯片加工的下一代刻蝕設備 中微半導體設備(上海)有限公司(以下簡稱“中微”)于本周 SEMICON West 期間發(fā)布面向22納米及以下芯片生產的第二代300毫米甚高頻去耦合反應離子刻蝕設備 -- Primo AD-RIE(TM)?;谝驯粯I(yè)界肯定的Primo D-RIE(TM) 刻蝕設備,中微 Primo AD-RIE 應用了更多技術創(chuàng)新性來解決高端芯片復雜生產過程帶來的挑戰(zhàn),同時保證了芯片加工的質量。這些技術創(chuàng)新包括:先進的射頻系統(tǒng)保證了刻蝕過程的穩(wěn)定性和可重復性,更好的調諧能力確保了超精細的關鍵尺寸均勻度,更優(yōu)異的反應室內壁材料以降低缺失來提高產品良率。 發(fā)表于:7/12/2011 ?…377378379380381382383384385386…?