頭條 基于FPGA的视频处理硬件平台设计与实现 为了满足机载显示器画面显示多元化的要求,提出了一种基于FPGA的视频转换与叠加技术,该技术以FPGA为核心,搭配解码电路及信号转换电路等外围电路,可实现XGA与PAL模拟视频信号转换为RGB数字视频信号,并且与数字图像信号叠加显示,具有很强的通用性和灵活性。实验结果表明,视频转换与叠加技术能够满足机载显示器画面显示的稳定可靠、高度集成等要求,具备较高的应用价值。 最新資訊 基于XC2C64A芯片的无线录井绞车信号检测电路设计 在录井仪器中,深度系统是最重要的部分,在深度系统中,大钩高度的测量是最为关键的。通过绞车信号的实时数据检测,可得到与大钩高度相关的绞车脉冲信号计数值,将该值传入上位机,通过相应的计算可以得到实时的井深。 發(fā)表于:2011/7/12 基于FPGA的三相SPWM的设计及其优化 三相SPWM的产生一般可以通过三相相位上互差120°的正弦波与三角波比较来实现。三相正弦表可以由三个独立的相位互差120°的正弦表组成,这在设计思路上是简单的,但实际中却有很大的浪费。目前有人采用了分时复用的方法来减少三相正弦表所占用的逻辑门[1]。从正弦波的波形可以看出,正弦波具有很好的对称性,还能对正弦表再进行优化。 因此,本文提出了利用分时复用以及正弦波的对称性,对三相正弦表进一步优化,以进一步减少正弦表所占用的逻辑门,提高FPGA的利用率。 發(fā)表于:2011/7/12 利用FPGA和DSP直接控制硬盘实现存储控制的方法 数据存储是数据采集过程中的一个重要环节,目前大部分数据存储系统都是用内置工控机的方法完成数据保存任务,这种方法系统功耗大,硬件成本高,不适用于具有内记功能要求的系统。本系统采用FPGA和DSP直接控制硬盘进行数据存储,并采用一片FIFO 作为数据缓存,设计思路比较新颖,硬件结构简单,成本低,直接控制硬盘的方法可将系统功耗降至最低,具有自动内记功能,能及时存储采集到的数据。本系统已经应用于某信号采集设备中,实践证明可满足使用要求,能够满足80Khz数据采样率系统的存盘要求。 發(fā)表于:2011/7/11 基于NiosII的SOPC多处理器系统设计方法 本文将对基于NiosII的SOPC多处理器系统的实现原理、设计流程和方法进行详细的讨论。 發(fā)表于:2011/7/11 基于SOPC的指纹识别系统设计 指纹识别系统一般由指纹图像采集、指纹图像预处理、指纹特征提取、指纹特征匹配、特征数据库等几部分组成。指纹识别系统的原理框图如图1所示。该系统首先由指纹采集设备采集到指纹图像并将其转化为数字图像;然后对指纹数字图像进行预处理,再通过图像增强、分割、平滑、细化等处理过程得到便于指纹特征提取的数字图像:接着提取细化后的图像细节特征点;最后将提取到的特征与特征数据库中的特征数据进行匹配,并输出识别结果。 發(fā)表于:2011/7/11 如何提高基于FPGA的原型的可视性 采用基于现场可编程门阵列(FPGA)的原型的验证团队面临的最大挑战之一在于当原型系统未能发挥期望的性能时了解原型系统的内部行为。分析和调试这些设计的一个关键因素是难以观察内部信号。 發(fā)表于:2011/7/11 FPGA的嵌入式系统USB接口设计 FPGA的嵌入式系统USB接口设计,摘要:设计基于FPGA的IP-BX电话应用系统,用于传统的电话网络(PSTN)与PC机之间的接口连接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,为基于FPGA的嵌入式系统与PC机之间提供数据和命令通道,从 發(fā)表于:2011/7/11 CypressPowerPSoCMR16LED照明设计方案 Cypress公司的PowerPSoC集成了可编程的系统级芯片技术,业界最好的功率电子控制器和开关器件,很方便创建照明应用的功率系统级解决方案.器件内部有四个32V低边N-沟功率FET,开关频率可配置高达2MHz,1.0A时RDS(ON)为0.5欧姆,四个滞后控制器,四个低边栅极驱动器,四个精密的高边电流检测放大器,三个16位LED调光调制器:PrISM,DMM,和PWM,六个快速响应(100ns)电压比较器,六个8位参考DAC,以及处理速度高达24MHz的M8CCPU核,主要用于各种LE 發(fā)表于:2011/7/11 双网传真机的编译码电路设计与实现 对双网数字传真机硬件系统中的编码和译码电路进行设计,并采用FPGA芯片进行系统实现和验证。其中的编译码电路分别采用两级编码和快速译码的思路,利用硬件描述语言设计和仿真,简化了逻辑电路的实现。验证测试表明,该电路增强了系统的稳定性和可靠性,提高了编译码效率,缩短了开发周期。 發(fā)表于:2011/7/11 基于单片机和FPGA的网络数据加密实现 介绍了基于单片机、FPGA的网络数据加密实现。整个系统由单片机,FPGA和E1通信接口组成。流密码加密算法采用A5/l和W7算法。采用VHDL硬件语言实现FPGA功能。该硬件加密系统具有较好的安全性。 發(fā)表于:2011/7/11 <…379380381382383384385386387388…>