頭條 銀湖資本完成對Altera的51%股權(quán)收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 基于單片機(jī)和FPGA的網(wǎng)絡(luò)數(shù)據(jù)加密實(shí)現(xiàn) 介紹了基于單片機(jī)、FPGA的網(wǎng)絡(luò)數(shù)據(jù)加密實(shí)現(xiàn)。整個系統(tǒng)由單片機(jī),F(xiàn)PGA和E1通信接口組成。流密碼加密算法采用A5/l和W7算法。采用VHDL硬件語言實(shí)現(xiàn)FPGA功能。該硬件加密系統(tǒng)具有較好的安全性。 發(fā)表于:7/11/2011 基于FPGA IP核的線性調(diào)頻信號脈沖壓縮 本文主要介紹了一種利用FPGA IP核設(shè)計線性調(diào)頻信號脈沖壓縮的方法,通過各種仿真與實(shí)際測試表明脈沖壓縮結(jié)果正確。這種基于IP核的模塊化設(shè)計方法非常靈活,參數(shù)的設(shè)置和修改方便,大大縮減了設(shè)計的開發(fā)周期。需要注意的是,雖然IP核的內(nèi)部結(jié)構(gòu)和實(shí)現(xiàn)功能已經(jīng)固定,但設(shè)計時也要結(jié)合算法原理和IP核的自身特點(diǎn)綜合考慮,對參數(shù)進(jìn)行合理設(shè)置,以便獲得硬件資源和運(yùn)算速度的最優(yōu)化。 發(fā)表于:7/11/2011 基于NiosII的SOPC中EEPROM Controller Core的設(shè)計 本文設(shè)計了基于NiosII的EEPROM Controller Core,設(shè)計包括了HDL語言描述的硬件部分和軟件驅(qū)動程序,并將Controller Core添加到SOPC Builder的庫中,最后下載到Stratix1S10的 FPGA上,通過讀寫函數(shù)對其進(jìn)行了驗(yàn)證。同時,本次設(shè)計也為開發(fā)其它基于SOPC的Controller Core提供了一個范例。 發(fā)表于:7/10/2011 基于FPGA的NoC驗(yàn)證平臺的構(gòu)建 在過去的幾年里,一些研究機(jī)構(gòu)提出了對于NoC不同抽象層次的驗(yàn)證方法的研究,一般的NoC驗(yàn)證是基于軟件的仿真和建模,如:用C、C++、SvstemC進(jìn)行系統(tǒng)級建模仿真,這樣驗(yàn)證很靈活,但在仿真時間上卻開銷很大。本文提出的基于FPGA的NoC驗(yàn)證平臺在仿真速度方面是一般基于HDL的軟件仿真的16 000倍,而基于PC機(jī)編寫的NoC軟件更增強(qiáng)了該平臺的靈活性和實(shí)用性。 發(fā)表于:7/10/2011 基于FPGA技術(shù)的智能導(dǎo)盲犬設(shè)計 本設(shè)計基于FPGA技術(shù)在Altera公司的DEl開發(fā)平臺進(jìn)行開發(fā),設(shè)計中需要大量進(jìn)行實(shí)時圖像處理,波形處理,以及多個進(jìn)程的并行處理,對處理器的性能要求比較高,而基于Altera NiosⅡ可以很好地滿足算法的速度和精度的雙重要求。同時豐富的IP盒可供直接使用,方便高效。在設(shè)計構(gòu)架過程中,需要將Avalon總線上各個IP的時序進(jìn)行綜合,方便FPGA處理器進(jìn)行處理,避免錯誤和損失。同時,如何提高導(dǎo)盲系統(tǒng)的魯棒性也是一個值得解決的有意義的工作。 發(fā)表于:7/10/2011 MP3數(shù)字播放機(jī)系統(tǒng)的FPGA設(shè)計 數(shù)字播放機(jī)的一般解決方案是采用軟件形式(如基于Windows或其他OS基礎(chǔ)上的“Internet Audio Player”)或硬件形式(如“Portable MP3 Player”)。如Diamond Multimedia公司的Rio PMP300和Rio PMP500 MP3數(shù)字播放機(jī)分別采用Actel公司的A40MX04和A40MX09 FPGA實(shí)現(xiàn)其特殊應(yīng)用功能。FP GA能滿足整個系統(tǒng)的價格、功耗和性能要求。A40MX04提供547個邏輯模塊,它們可配置做為組合邏輯或273個觸發(fā)器和實(shí)現(xiàn)接口邏輯的69個I/O。A40MX04和A40MX09很容易滿足48MHz速度要求。它們靈活的結(jié)構(gòu)使系統(tǒng)設(shè)計人員能在每種MP3播放機(jī)中最佳地實(shí)現(xiàn)各種功能。 發(fā)表于:7/9/2011 一種車位鎖管理系統(tǒng)設(shè)計和實(shí)現(xiàn) 無線收發(fā)模塊分為無線遙控器和接收模塊兩部分,用于實(shí)現(xiàn)用戶層車位鎖節(jié)點(diǎn)的開閉控制,即通過無線遙控器上的控制按鈕,向車位鎖的接收器發(fā)送控制信號,接收器進(jìn)行信號解碼后傳遞給控制器處理,實(shí)現(xiàn)車位鎖的自動開閉控制。 發(fā)表于:7/9/2011 基于FPGA的嵌入式系統(tǒng)USB接口設(shè)計 基于FPGA的嵌入式系統(tǒng)USB接口設(shè)計,摘要:設(shè)計基于FPGA的IP-BX電話應(yīng)用系統(tǒng),用于傳統(tǒng)的電話網(wǎng)絡(luò)(PSTN)與PC機(jī)之間的接口連接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,為基于FPGA的嵌入式系統(tǒng)與PC機(jī)之間提供數(shù)據(jù)和命令通道,從 發(fā)表于:7/9/2011 基于FPGA的工控領(lǐng)域監(jiān)控系統(tǒng)設(shè)計 該系統(tǒng)的功能主要是實(shí)現(xiàn)對工控領(lǐng)域后臺裝置的溫度信號和電壓信號的實(shí)時雙監(jiān)控。其中溫度信號可根據(jù)PT電阻值隨溫度變化的線性關(guān)系將溫度信號轉(zhuǎn)換為0~2.5 V變化的電壓信號。然后送給AD7705的l通道。電壓信號則可用變壓器轉(zhuǎn)換為O~2.5 V的電壓信號,送給AD7705的2通道,從而實(shí)現(xiàn)對溫度和電壓兩路信號的采集。 發(fā)表于:7/9/2011 基于ispPAC技術(shù)的濾波器設(shè)計 用ispPAC-Designer設(shè)計模擬濾波器極其方便,用一臺PC機(jī)就可以代替通常的示波器,掃頻儀和面包板,便工作效率得到很大提高,并且可以根據(jù)用戶的需要對系統(tǒng)作出調(diào)整而無須對PCB板作出任何改動,只須通過軟件在PC機(jī)中進(jìn)行重新設(shè)計和性能仿真,然后下載到芯片中即可。整個工作在數(shù)小時內(nèi)就能完成。 發(fā)表于:7/8/2011 ?…379380381382383384385386387388…?