EDA與制造相關(guān)文章 PCB板級(jí)屏蔽腔和系統(tǒng)設(shè)計(jì)開(kāi)發(fā) 印刷電路板設(shè)計(jì)是影響許多電子產(chǎn)品功效的重要因素。生產(chǎn)出可靠的產(chǎn)品并成功占領(lǐng)市場(chǎng),是對(duì)仔細(xì)考慮所有設(shè)計(jì)問(wèn)題的最大回報(bào)。選擇適當(dāng)?shù)陌寮?jí)屏蔽腔只是成功設(shè)計(jì)的一個(gè)方面,同時(shí)還應(yīng)仔細(xì)考慮如工作環(huán)境,待生產(chǎn)產(chǎn) 發(fā)表于:12/29/2010 設(shè)計(jì)PCB中電磁干擾的注意事項(xiàng) 正確設(shè)計(jì)PCB,對(duì)于防止電磁干擾至關(guān)重要。下面介紹一些注意事項(xiàng)。1、在設(shè)計(jì)印制板時(shí),應(yīng)遵循減小干擾源、減小噪聲傳播與耦合,減小噪聲吸收這三條原則。單片機(jī)測(cè)控系統(tǒng)通??煞秩齻€(gè)區(qū)域:模擬電路區(qū)域(易受干擾) 發(fā)表于:12/29/2010 PCB安全距離詳解 安全距離包括電氣間隙(空間距離),爬電距離(沿面距離)和絕緣穿透距離電氣間隙:兩相鄰導(dǎo)體或一個(gè)導(dǎo)體與相鄰電機(jī)殼表面的沿空氣測(cè)量的最短距離。爬電距離:兩相鄰導(dǎo)體或一個(gè)導(dǎo)體與相鄰電機(jī)殼表面的沿絕絕緣表面測(cè)量的最短距離。 發(fā)表于:12/29/2010 PCB外形加工技巧 一、印制板外形加工方法:⑴銑外形。利用數(shù)控銑床加工外形,需提供銑外形數(shù)據(jù)以及相應(yīng)管位孔文件,這些數(shù)據(jù)均由編程人員提供,由于印制板拼板間距不可能很大,一般為3mm左右,因此銑刀直徑一般為3mm。先在銑床墊 發(fā)表于:12/29/2010 MAX1032結(jié)合CPLD的應(yīng)用 本文主要介紹MAX1032采樣芯片以及使用CPLD對(duì)MAX1032采樣進(jìn)行控制的方法。事實(shí)上,雖然微控制器也能對(duì)MAX1032進(jìn)行方便的控制,但使用CPLD來(lái)控制系統(tǒng)外圍設(shè)備,可以節(jié)省微控制器的資源,減輕其負(fù)擔(dān),同時(shí)可以讓其處理更復(fù)雜的信息,而利用CPLD對(duì)時(shí)序進(jìn)行控制則更精確。 發(fā)表于:12/29/2010 FPGA與PCB板焊接連接失效 問(wèn)題描述:81%的電子系統(tǒng)中在使用FPGA,包括很多商用產(chǎn)品和國(guó)防產(chǎn)品,并且多數(shù)FPGA使用的是BGA封裝形式。BGA封裝形式的特點(diǎn)是焊接球小和焊接球的直徑小。當(dāng)FGPA被焊在PCB板上時(shí),容易造成焊接連接失效。焊接 發(fā)表于:12/29/2010 設(shè)計(jì)與驗(yàn)證復(fù)雜SoC中可綜合的模擬及射頻模型 設(shè)計(jì)用于SoC集成的復(fù)雜模擬及射頻模塊是一項(xiàng)艱巨任務(wù)。本文介紹的采用基于性能指標(biāo)規(guī)格來(lái)優(yōu)化設(shè)計(jì)(如PLL或ADC等)的方法,可確保產(chǎn)生可制造性的魯棒性設(shè)計(jì)。通過(guò)這樣的設(shè)計(jì),開(kāi)發(fā)者能在保證成本效益和不超預(yù)算的前提下 發(fā)表于:12/29/2010 淺析PCB電鍍純錫缺陷 一、前言在線路板的制作過(guò)程中,多數(shù)廠家因考慮成本因素仍采用濕膜工藝成像,從而會(huì)造成圖形電鍍純錫時(shí)難免出現(xiàn)“滲鍍、亮邊(錫薄)”等不良問(wèn)題的困擾,鑒于此,本人將多年總結(jié)出的鍍純錫工藝 發(fā)表于:12/29/2010 IC設(shè)計(jì)中Accellera先進(jìn)庫(kù)格式語(yǔ)言與EDA工具的結(jié)合應(yīng)用 先進(jìn)庫(kù)格式(ALF)是一種提供了庫(kù)元件、技術(shù)規(guī)則和互連模型的建模語(yǔ)言,不同抽象等級(jí)的ALF模型能被EDA同時(shí)用于IC規(guī)劃、原型制作、實(shí)現(xiàn)、分析、優(yōu)化和驗(yàn)證等應(yīng)用中。本文在介紹ALF概念的基礎(chǔ)上,詳細(xì)討論了使用ALF時(shí)庫(kù)元 發(fā)表于:12/28/2010 PCB板完整電磁信息的獲取及應(yīng)用 PCB完整電磁信息,能讓我們對(duì)PCB的整體有一個(gè)非常直觀的認(rèn)識(shí),不僅有助于工程師解決EMI/EMC問(wèn)題,還能幫助工程師調(diào)試PCB,并不斷提高PCB的設(shè)計(jì)質(zhì)量。同樣,EMSCAN的應(yīng)用還有很多,例如幫助工程師解決電磁敏感性問(wèn)題等等。 發(fā)表于:12/28/2010 系統(tǒng)級(jí)芯片設(shè)計(jì)中的多領(lǐng)域集成策略 大型多領(lǐng)域模擬混合信號(hào)(AMS)系統(tǒng)在電子行業(yè)中越來(lái)越常見(jiàn),此類設(shè)計(jì)必須同時(shí)滿足進(jìn)度和準(zhǔn)確度要求,從而給設(shè)計(jì)工程師帶來(lái)了極大的挑戰(zhàn)。本文介紹了一種結(jié)合自上而下和自下而上的方法來(lái)實(shí)現(xiàn)“中間相遇”, 發(fā)表于:12/28/2010 平臺(tái)ASIC架構(gòu)突破傳統(tǒng)ASIC設(shè)計(jì)局限性 采用先進(jìn)半導(dǎo)體工藝,結(jié)構(gòu)化ASIC平臺(tái)可以提供更多經(jīng)預(yù)定義、預(yù)驗(yàn)證和預(yù)擴(kuò)散的金屬層,并支持各種存儲(chǔ)器接口,能簡(jiǎn)化接口設(shè)計(jì)和時(shí)序問(wèn)題。本文詳細(xì)介紹了結(jié)構(gòu)化ASIC平臺(tái)的這些特點(diǎn)和性能。最新的ASIC設(shè)計(jì)架構(gòu)能夠大大 發(fā)表于:12/28/2010 HAC電場(chǎng)和磁場(chǎng)測(cè)試簡(jiǎn)介 由于無(wú)線通信設(shè)備在最高功率狀態(tài)下工作時(shí),會(huì)對(duì)周圍的電子產(chǎn)品產(chǎn)生嚴(yán)重的電磁干擾。其中對(duì)殘疾人所使用的助聽(tīng)器所造成的干擾最為嚴(yán)重,它將直接影響到到使用者的正常使用.根據(jù)這種情況,在ANSIC63.19標(biāo)準(zhǔn)里規(guī)定了HAC(hearingaidcompatibility)部分的測(cè)試要求,其中HAC的射頻電場(chǎng)輻射和射頻磁場(chǎng)輻射是其最重要的組成部分之一。 發(fā)表于:12/28/2010 試驗(yàn)設(shè)計(jì)(DOE)方法及其關(guān)鍵工具 在實(shí)際的質(zhì)量改進(jìn)、產(chǎn)品研發(fā)、工藝優(yōu)化、六西格瑪和科學(xué)研究工作中,我們經(jīng)常需要通過(guò)建立定量的模型來(lái)研究輸入因素和輸出因素之間、或者自變量和響應(yīng)變量之間的關(guān)系,例如研究太陽(yáng)能電池板的光電特性和其光電轉(zhuǎn)換率之間的關(guān)系,化學(xué)材料的成分和加工工藝對(duì)其化學(xué)特性如溶解度、抗氧化性的影響等等。 發(fā)表于:12/28/2010 基于SoPC Builder的電子系統(tǒng)的開(kāi)發(fā) 摘要:從系統(tǒng)總線設(shè)計(jì)、用戶自定義指令和FPGA協(xié)處理器的應(yīng)用這三個(gè)方面詳細(xì)介紹了如何應(yīng)用SOPC設(shè)計(jì)思想和SoPCBuilder工具來(lái)開(kāi)發(fā)電子系統(tǒng)。通過(guò)應(yīng)用SOPCBuilder開(kāi)發(fā)工具,設(shè)計(jì)者可以擺脫傳統(tǒng)的、易于出錯(cuò)的軟硬件設(shè) 發(fā)表于:12/28/2010 ?…412413414415416417418419420421…?