頭條 銀湖資本完成對Altera的51%股權收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術領導者 Altera 宣布,全球技術投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權的收購,該股權原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權,此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 基于Virtex5的Gbps無線通信基站設計 LTE、IMT-Advanced等未來移動通信系統(tǒng)要支持大量的寬帶用戶和極高的空中接口速率,使用MIMO、OFDM、LDPC等復雜的通信信號處理算法,具有動態(tài)可重配置、計算資源動態(tài)調(diào)度能功能,對基站的計算處理和互連提出了極高的要求。以單平臺多系列的Virtex-5系列FPGA為核心設計的Gpbs無線通信基站,采用基于交換的互連和分組的數(shù)據(jù)傳輸機制,可以驗證各種未來無線通信所使用的算法與技術,實現(xiàn)Gbps的無線傳輸通信。 發(fā)表于:4/4/2011 基于FPGA的8PSK軟解調(diào)的研究與實現(xiàn) 由于LLR 算法具有較高的運算復雜度,不易于硬件實現(xiàn),而經(jīng)過簡化的MAX 算法由于避免了指數(shù)和對數(shù)運算,大大降低運算復雜度,只需進行加減法和少數(shù)乘法運算,適合于硬件實現(xiàn)。該設計通過MATLAB 與VHDL 仿真對照,驗證了MAX 軟解調(diào)算法硬件設計的準確性,同時將該模塊與LDPC 譯碼模塊級聯(lián),在具體的FPGA 芯片上運行,利用片上分析儀Chipscope 進一步驗證設計的可行性。 發(fā)表于:4/4/2011 基于FPGA的VGA顯示控制器的設計 該顯示控制器是基于Xilinx公司的Spartan-IIE系列FPGA XC2S300E-6-PQ208C設計實現(xiàn)的。此FPGA邏輯資源豐富,其內(nèi)有30萬個系統(tǒng)門,6912個邏輯單元(LC),1536個可配置邏輯快(CLB),64Kbit的塊RAM,146個可用的I/O口,4個數(shù)字延遲鎖相環(huán)(DLL)。塊RAM可實現(xiàn)大量數(shù)據(jù)的內(nèi)部存儲,延遲鎖相環(huán)可對時鐘進行管理,可自動調(diào)整并消除輸入時鐘與FPGA內(nèi)部時鐘之間的相位偏移,同時還可實現(xiàn)對時鐘的分頻、倍頻和移相。 用于幀緩存的兩個SDRAM 的型號為HY57V281620HCST,此SDRAM 為Hynix公司生產(chǎn)的高速存儲器,其內(nèi)有四個Bank,每個Bank的存儲空間為2M×16bit,可應用于需存儲大量數(shù)據(jù)的場合。 發(fā)表于:4/4/2011 安森美半導體180 nm工藝技術嵌入Sidense的1T-OTP存儲器 領先的邏輯非易失性存儲器(LNVM)一次性可編程(OTP)存儲器知識產(chǎn)權(IP)內(nèi)核開發(fā)商Sidense與應用于高能效電子產(chǎn)品的首要高性能硅方案供應商(ON Semiconductor,美國納斯達克上市代號:ONNN)宣布,Sidence已將其180納米(nm) OTP存儲器SLP產(chǎn)品線移配到安森美半導體的180 nm數(shù)字及混合信號技術平臺ONC18。 發(fā)表于:4/2/2011 FPGA為你免除微控制器停產(chǎn)的后顧之憂 汽車制造商收到了這樣一張通知,被告知投資多年開發(fā)的,原本計劃還將生產(chǎn)10年的微控制器將要停產(chǎn),而自己還正在使用這款器件,沒有什么比這再糟糕的事了。在過去幾年里,半導體供應商在整合和削減產(chǎn)品線時,有幾款曾經(jīng)流行一時的微控制器和微處理器已被要求停產(chǎn)。 發(fā)表于:4/1/2011 Altera Stratix V FPGA榮獲《電子技術應用》雜志 2010年度最佳產(chǎn)品獎 Altera公司(NASDAQ: ALTR)今天宣布,Stratix® V FPGA榮獲《電子技術應用》(AET中國)雜志可編程邏輯類的“2010年度最佳產(chǎn)品獎”?!白罴旬a(chǎn)品獎”旨在表彰對系統(tǒng)設計領域創(chuàng)新貢獻最大的技術。 發(fā)表于:4/1/2011 一種基于SoPC的FPGA在線測試方法 摘要:針對Altera公司現(xiàn)有FPGA在線測試方法無法適應大批量測試/激勵數(shù)據(jù)自動傳輸?shù)那闆r,論文提出了一種基于SoPC的FPGA在線測試方法,該方法采用NiosII控制數(shù)據(jù)傳輸過程、DMA協(xié)助數(shù)據(jù)傳輸、FIFO作為數(shù)據(jù)暫存,采用 發(fā)表于:4/1/2011 基于FPGA的8085A CPU結構分析 現(xiàn)場可編程門陣列FPGA 門數(shù)眾多,人們可以將合適的IP軟核或其他形式的核作為嵌入式模塊裝在自己的設計中。但通常IP軟核需要門數(shù)較多的FPGA 器件支持,作為學習來說的FPGA 芯片往往資源有限,需要節(jié)約FPGA 的成本與面積; 并且沒必要實現(xiàn)所有功能, 只要做出關鍵部分及重要結構,明白其運行機理,又能與真實的CPU 緊密相聯(lián)即可。實驗箱上采用的FPGA 芯片為Altera 公司的EPF10K20TC144- 4。這里以Inte l的8085A 為例來說明8位計算機的工作原理。 發(fā)表于:4/1/2011 基于FPGA芯片和頻率合成器ADF4360-4的GPS信號源 頻率合成器是發(fā)射系統(tǒng)和接收系統(tǒng)中的核心器件,采用相位負反饋頻率控制技術,具有良好的窄帶載波跟蹤性能和帶寬調(diào)制跟蹤性能,為系統(tǒng)上、下變頻提供本振信號,對相位噪聲和雜散具有很好的抑制作用,通過鎖相頻率合成技術實現(xiàn)的頻率源已經(jīng)在雷達、通信、電子等領域得到了廣泛應用。 本文以GPS信號源設計為參考,介紹ADI公司的頻率合成器ADF4360-4在GPS信號源設計中的典型應用。 發(fā)表于:4/1/2011 萊迪思和HELION TECHNOLOGY發(fā)布了適用于LatticeECP3 FPGA系列的壓縮和加密IP核 萊迪思半導體公司(NASDAQ: LSCC)和Helion Technology今日宣布一系列適用于LatticeECP3? FPGA系列的壓縮和加密的IP核現(xiàn)已上市。該系列具有有效載荷壓縮系統(tǒng)核,提高了有限信道帶寬的利用率,因此非常適合微波回程應用、寬帶無線接入適用于802.16e(WiMAX)以及潛在的其他多鏈路多輸入-多輸出(MIMO)應用中的使用。在LatticeECP3器件中,IP核可以從500Mbps無縫擴展至超過3Gbps,并可用于典型的網(wǎng)絡應用中的第2層或第3層。IP核采用了非常強大和成熟的LZRW無損壓縮算法,它已經(jīng)由Helion的客戶量產(chǎn)使用了超過五年以上。 發(fā)表于:3/31/2011 ?…415416417418419420421422423424…?