頭條 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新資訊 Kyma公司推高掺杂的n+型氮化镓体单晶衬底 美国Kyma公司新推出高掺杂n+型氮化镓体单晶衬底,尺寸为10´10mm-2和18´18mm-2,同时他们也正在研发直径2英寸的氮化镓衬底,下一步是进入量产阶段。这次Kyma新研制的高掺杂n+型氮化镓衬底的电阻率小于0.02欧姆厘米,导电能力得到极大提高,电阻率比他们以前的n型氮化镓衬底低两个数量级。此外,Kyma也成功开发了高掺杂n+型氮化镓衬底晶片,n型载流子浓度达到了6´1018cm-3,对应电阻率仅为0.005欧姆厘米。Kyma公司此前的n型氮化镓产品仍然在出售,以后将被标记为n-型号。 發(fā)表于:2011/8/9 基于FPGA二次群分接器的实现 本文对二次群的分接处理,提出了一种基于FPGA的方案,介绍了二次群的帧结构,给出了帧头捕获、帧丢失告警、负码速调整等VHDL语言的关键程序。在QUARTUSII软件中编译完成,资源仅占用三十多个LE,给二次群设备的设计提供了一种参考,具有很高的应用价值。 發(fā)表于:2011/8/9 纳米管有毒追踪:罪魁祸手为生产工艺! 美国半导体研究联盟机构SemiconductorResearchCorp.(SRC)发现,纳米管(nanotube)本身可能并不像先前的一些报告所说的具有毒性。 發(fā)表于:2011/8/9 PCB敷铜工艺优劣浅析 敷铜作为PCB设计的一个重要环节,不管是国产的青越锋PCB设计软件,还国外的一些Protel,PowerPCB都提供了智能敷铜功能,那么怎样才能敷好铜,我将自己一些想法与大家一起分享,希望能给同行带来益处。所谓覆铜 發(fā)表于:2011/8/9 三星使用Cadence统一数字流程实现20nm芯片流片 CadenceEncounter工具集成平台的流程与方法学的应用,满足了三星片上系统(SoC)产品对于高级20纳米工艺技术的需要。该流程处理了IP集成与验证,以及20纳米工艺的复杂设计规则。 發(fā)表于:2011/8/9 Mentor新Capital工具让定义车型更容易 主要为汽车、航空和国防工业提供电气系统和线束设计流程MentorGraphics的Capital产品套装,日前增加了三个新功能,CapitalLevelManager、CapitalModularXC和CapitalPublisher,而三者结合应用将Capital产品范围完全扩展至电气系统和线束设计之外,具备定义、设计、制造、服务的综合能力。MentorGraphics集成电子系统部战略工程亚洲经理RussellSwanson表示,采用了突破性技术的新工具,对于OEM厂商、线束制造商和售后服务均有很高的商业价值。 發(fā)表于:2011/8/9 数字电子系统的EDA设计方法研究 本文数字电压表的功能由VHDL程序决定,用Max+Plus II软件编译、仿真和逻辑综合后,下载到CPLD芯片EPF10K10LC84-4。CPLD工作主频为100 MHz,逻辑综合占用了174个逻辑单元,资源利用率为30%。 發(fā)表于:2011/8/8 基于FPGA的超声波信号处理研究 为了降低超声波流量检测过程中噪声对检测精度的影响,采用FPGA器件构建了FIR滤波器,并提出一种新颖的查表法替代滤波器中的乘法运算。试验结果表明,该滤波器设计方法显著降低了FPGA的片内硬件开销,提高了滤波器的运算速度,并具有良好的降噪效果。 發(fā)表于:2011/8/8 基于FPGA的PCM30/32路系统信号同步数字复接设计 摘要:在现代数字通信系统中,为了扩大信道的传输容量提高信号传输效率,常采用数字复接的技术。在分析了PCM30/32路系统基群信号帧结构的基础上,以EDA综合仿真设计软件QuartusⅡ8.0为开发平台,利用VerilogHDL硬 發(fā)表于:2011/8/8 FC-AL系统中FPGA的弹性缓存设计 一个简化的异步数据通信系统如图1所示。接收机端从接收到的来自串行链路的比特流中提取时钟信号Clk1,作为其工作时钟源;而发送机端采用本地晶振和锁相环产生的时钟Clk2,作为其工作时钟源。接收机在时钟Clk1的上升沿把数据写入弹性缓存,发送机在时钟Clk2的上升沿从弹性缓存中读出数据,从而实现数据的同步。 發(fā)表于:2011/8/8 <…364365366367368369370371372373…>