頭條 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新資訊 Altera被福布斯评为世界最具创新100强公司之一 Altera公司(NASDAQ: ALTR)今天宣布,据福布斯最近公布的一项研究,公司被评为世界最具创新100强公司之一。这是Altera连续第二年被福布斯授予这一殊荣。 發(fā)表于:2012/10/10 基于IEEE 802.11a的OFDM帧检测算法研究与FPGA实现 通过对传统基于能量值的帧检测算法的研究,采用了一种延时相关算法,克服了传统算法中能量值变化大的缺点,使阈值的选取较为简便,并基于FPGA硬件平台实现了该算法。硬件仿真结果表明,该算法达到了低运算量,具有可实现性的要求,是一种比较理想的帧检测算法。 發(fā)表于:2012/10/9 Microsemi推出下一代SmartFusion®2 SoC FPGA 提供安全性、可靠性和低功耗的突破能力 致力于提供帮助功率管理、安全、可靠与高性能半导体技术产品的领先供应商美高森美公司(Microsemi Corporation,纽约纳斯达克交易所代号:MSCC)发布新的SmartFusion®2系统级芯片(system-on-chip,SoC)现场可编程门阵列(field programmable gate array,FPGA)系列。Microsemi下一代SmartFusion2 SoC FPGA设计用于满足关键性工业、国防、航空、通讯和医疗应用对先进安全性、高可靠性和低功耗的基本需求。SmartFusion2在单一芯片上集成了固有可靠性的快闪FPGA架构、一个166(MHz)ARM® Cortex™-M3处理器、先进的安全处理加速器、DSP模块、SRAM、eNVM和业界所需的高性能通讯接口。 發(fā)表于:2012/10/9 基于PCI总线的HDLC通信卡的设计与实现 一种基于PCI9054和FPGA的HDLC通信卡设计方案和功能实现。介绍了该HDLC通信板卡的设计思路和系统组成、PCI总线设计的关键技术和FPGA的选型、简化HDLC协议的FPGA实现及接口控制逻辑,给出了该HDLC通信卡数据收发的时序图。 發(fā)表于:2012/10/8 罗兰C前端数字带通滤波器设计与实现 分析了罗兰C信号的特征,并根据信号特征决定选用FIR滤波器,利用MATLAB工具设计了满足滤波要求的高阶数字带通滤波器。详细研究了分布式算法的原理和分布式算法在FPGA上实现FIR数字滤波器的方法。最终采用改进的分布式算法在FPGA上实现了127阶FIR数字带通滤波器。利用实际采集的信号进行仿真和现场测试,结果均显示由该方法设计的滤波器性能良好,方法简单易行,相对于传统的乘累加结构不仅能节省硬件资源,而且可以改善数据处理速度,具有一定的推广价值。 發(fā)表于:2012/9/30 基于FPGA设计航空电子系统 现代 FPGA 海量的存贮和功能使其成为 MIL-STD-1553 设计最理想的选择。其核心为预先定义的、且经过测试的功能,这些功能可以应用到 FPGA 设计中。促使工程师们为 MIL-STD-1553 实施选择 IP 设计的原因有很多,其中包括. 發(fā)表于:2012/9/29 基于FPGA的电子系统柔性设计 基于在线重置技术,结合实例提出了电子系统的柔性设计。随着微电子技术特别是EDA的飞速发展,这种方案将会在复杂电子系统的设计中得到广泛采用。 發(fā)表于:2012/9/29 基于EPC Gen2协议的UHF RFID有源电子标签设计 提出了一种基于EPC Gen2协议的UHF RFID(Radio Frequency Identification)有源电子标签设计方法。标签硬件电路分为三个部分——反射电路、接收电路和基带控制电路。通过理论分析提出一种低误码率的反射电路设计方案,接收电路采用双通道正交解调方案,采用FPGA芯片EP1C3T100C6完成基带控制电路设计。利用读写器对标签进行测试,示波器、频谱仪和上位机程序所得结果均表明标签工作正常。 發(fā)表于:2012/9/28 基于SoPC的低质量指纹图像预处理算法研究与实现 针对指纹质量的差异性,提出一种带有多指标质量判别的增强预处理方法,融合空域和小波域上的指标对指纹进行干、湿和质量好坏的分类,对可恢复的低质量指纹进行基于小波变换的增强预处理。算法通过Matlab进行验证。同时搭建基于SoPC技术的嵌入式平台,在Altera公司的DE2开发板上实现了整个质量判别及增强算法。结果表明,该流程能有效判断指纹的可用性,对低质量指纹增强效果显著。 發(fā)表于:2012/9/28 FPGA设计中的亚稳态及其缓解措施 亚稳态是异步数字电路设计中的固有现象。针对FPGA产品研制中的亚稳态问题,分析了其产生的原因,阐述了亚稳态对系统可靠性的影响和评估方法,并针对单比特异步传输、多比特异步传输和复位三种情况下的亚稳态提出缓解措施。该措施可以在工程实践中参考使用。 發(fā)表于:2012/9/28 <…256257258259260261262263264265…>