頭條 銀湖資本完成對Altera的51%股權(quán)收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 基于FPGA設(shè)計航空電子系統(tǒng) 現(xiàn)代 FPGA 海量的存貯和功能使其成為 MIL-STD-1553 設(shè)計最理想的選擇。其核心為預(yù)先定義的、且經(jīng)過測試的功能,這些功能可以應(yīng)用到 FPGA 設(shè)計中。促使工程師們?yōu)?MIL-STD-1553 實施選擇 IP 設(shè)計的原因有很多,其中包括. 發(fā)表于:9/29/2012 基于FPGA的電子系統(tǒng)柔性設(shè)計 基于在線重置技術(shù),結(jié)合實例提出了電子系統(tǒng)的柔性設(shè)計。隨著微電子技術(shù)特別是EDA的飛速發(fā)展,這種方案將會在復(fù)雜電子系統(tǒng)的設(shè)計中得到廣泛采用。 發(fā)表于:9/29/2012 基于EPC Gen2協(xié)議的UHF RFID有源電子標簽設(shè)計 提出了一種基于EPC Gen2協(xié)議的UHF RFID(Radio Frequency Identification)有源電子標簽設(shè)計方法。標簽硬件電路分為三個部分——反射電路、接收電路和基帶控制電路。通過理論分析提出一種低誤碼率的反射電路設(shè)計方案,接收電路采用雙通道正交解調(diào)方案,采用FPGA芯片EP1C3T100C6完成基帶控制電路設(shè)計。利用讀寫器對標簽進行測試,示波器、頻譜儀和上位機程序所得結(jié)果均表明標簽工作正常。 發(fā)表于:9/28/2012 基于SoPC的低質(zhì)量指紋圖像預(yù)處理算法研究與實現(xiàn) 針對指紋質(zhì)量的差異性,提出一種帶有多指標質(zhì)量判別的增強預(yù)處理方法,融合空域和小波域上的指標對指紋進行干、濕和質(zhì)量好壞的分類,對可恢復(fù)的低質(zhì)量指紋進行基于小波變換的增強預(yù)處理。算法通過Matlab進行驗證。同時搭建基于SoPC技術(shù)的嵌入式平臺,在Altera公司的DE2開發(fā)板上實現(xiàn)了整個質(zhì)量判別及增強算法。結(jié)果表明,該流程能有效判斷指紋的可用性,對低質(zhì)量指紋增強效果顯著。 發(fā)表于:9/28/2012 FPGA設(shè)計中的亞穩(wěn)態(tài)及其緩解措施 亞穩(wěn)態(tài)是異步數(shù)字電路設(shè)計中的固有現(xiàn)象。針對FPGA產(chǎn)品研制中的亞穩(wěn)態(tài)問題,分析了其產(chǎn)生的原因,闡述了亞穩(wěn)態(tài)對系統(tǒng)可靠性的影響和評估方法,并針對單比特異步傳輸、多比特異步傳輸和復(fù)位三種情況下的亞穩(wěn)態(tài)提出緩解措施。該措施可以在工程實踐中參考使用。 發(fā)表于:9/28/2012 Altera交付業(yè)界最全面的28 nm FPGA系列開發(fā)套件 Altera公司(Nasdaq: ALTR)今天宣布,開始提供Cyclone® V GX FPGA開發(fā)套件,這是業(yè)界第一款28-nm開發(fā)套件,支持面向大批量應(yīng)用的低成本、低功耗系統(tǒng)級解決方案的快速設(shè)計和開發(fā)。Altera是第一家為客戶提供28-nm FPGA開發(fā)套件的公司,現(xiàn)在可以交付最全面的系列套件,支持Altera全系列低成本、中端和高端28-nm FPGA。Altera是目前唯一能夠提供全系列產(chǎn)品28-nm FPGA和28-nm開發(fā)套件的公司,幫助客戶以最快的方式將基于28-nm的系統(tǒng)推向市場。 發(fā)表于:9/28/2012 基于數(shù)據(jù)復(fù)制和數(shù)字上變頻的高速信號的產(chǎn)生 利用IQ數(shù)字上變頻器AD9957,將高速DSP產(chǎn)生的基帶信號上變到中頻,再用混頻器將中頻變到需要的微波頻段。對于基帶信號的產(chǎn)生,高速存儲器的數(shù)據(jù)復(fù)制和數(shù)字上變頻技術(shù)是關(guān)鍵。對雜散和雜散抑制進行了分析。經(jīng)過測試,本系統(tǒng)能夠產(chǎn)生單音、多音和線性調(diào)頻信號,調(diào)頻中心頻率達4.3 GHz,帶寬大于10 MHz。 發(fā)表于:9/27/2012 Avnet Xilinx Spartan6 LX150T開發(fā)方案 Avnet公司的XilinxSpartan6LX150T開發(fā)套件是采用Xilinx公司的XC6SLX150T-3FGG676器件,它的串行吉比特收發(fā)器接口(GTP)能連接到片上PCIExpressx1硬宏元或PCIExpressx4軟宏元,一個SFP連接器和一個SATA主接口.系統(tǒng)板包括DDR3,SDRAM,閃存,10/100/1000以太網(wǎng)PHY和串行口,其它特性還包括USB端口. 發(fā)表于:9/26/2012 TOYOCRYPT-HS1算法高速實現(xiàn)研究 提出了一種TOYOCRYPT-HS1算法高速實現(xiàn)架構(gòu),不僅能夠滿足算法中LFSR特征多項式可變的要求,而且實現(xiàn)了LFSR和非線性布爾函數(shù)的并行化設(shè)計,顯著提高了算法的處理性能。最后通過實驗驗證和性能比較可以看出,該TOYOCRYPT-HS1算法高速實現(xiàn)架構(gòu)具有較大的性能優(yōu)勢,最大吞吐率達到1.54 Gb/s。 發(fā)表于:9/26/2012 基于模塊化的大綜合PLC實驗平臺的研究與設(shè)計 提出了一種基于模塊化設(shè)計的柔性大綜合PLC實驗平臺。該實驗平臺以PLC為核心,融合了單片機技術(shù)、無線測控技術(shù)、多種上位監(jiān)控技術(shù)、基于以太網(wǎng)和電話網(wǎng)的遠程控制技術(shù)、變頻以及步進電機驅(qū)動等技術(shù),可靈活組合不同功能模塊完成基礎(chǔ)性、綜合性、開放性和設(shè)計性的幾十種實驗,為PLC大綜合實驗平臺的設(shè)計進行了有益的探索。 發(fā)表于:9/25/2012 ?…255256257258259260261262263264…?