頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠將具有自定義邏輯的比特流下載到臺式編程器中立即運行,而無需等待數周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設備可以在那里重新編程。 最新資訊 賽靈思Zynq系列迎來收獲期 未來五年CAGR達到40% 提到FPGA,可能你與筆者的感觸相同,雖然非常適合于原型設計,但對于批量的DSP系統(tǒng)應用來說,成本太高,功耗較大。對此,賽靈思工業(yè)醫(yī)療和汽車高級經理羅霖先生在接受集微網采訪時答道,一方面出于沒有完美的ASIC芯片,單個處理器、單個ASIC或者單個FPGA已不能滿足物聯(lián)網、云計算、嵌入式視覺和航空航天等市場的計算需求;另一方面定制化設計、擴展及優(yōu)化系統(tǒng)能夠幫助客戶實現(xiàn)產品系統(tǒng)級的差異化。 發(fā)表于:12/12/2016 電磁鋼軌探傷儀器開發(fā)與現(xiàn)場測試 多頻電磁激勵電磁鋼軌探傷儀器應用電磁感應原理可探測鋼軌淺表層缺陷及裂縫,儀器系統(tǒng)包括電磁探傷傳感器、電磁激勵解調信號處理單元、儀器機械承載結構、通信模塊和儀器監(jiān)控計算機。儀器以FPGA為信號處理核心,實現(xiàn)了電磁激勵信號的產生與放大、檢測信號的調理與解調,并提取鋼軌損傷信息通過以太網傳輸到監(jiān)控計算機。監(jiān)控計算機實現(xiàn)鋼軌損傷信息的顯示、存儲和儀器設置。經現(xiàn)場測試,該儀器能夠實時探測到鋼軌淺表損傷,具有較好的現(xiàn)場應用前景。 發(fā)表于:12/10/2016 FPGA設計開發(fā)中應用仿真技術解決故障的方法 FPGA設計開發(fā)中應用仿真技術解決故障的方法 發(fā)表于:12/8/2016 引導濾波的軟硬件協(xié)同加速器設計與實現(xiàn) 引導濾波算法被大量用于圖像處理領域中,在去雨雪、去霧、前景提取、圖像去噪、圖像增強、級聯(lián)采樣等方面有很好的處理效果。但是對于實時應用,軟件實現(xiàn)難以滿足需要。提出了在SDSoC環(huán)境下利用軟硬件協(xié)同開發(fā)策略實現(xiàn)引導濾波硬件加速。通過在SDSoC開發(fā)環(huán)境中調試C語言代碼實現(xiàn)引導濾波算法,并將其中影響性能的函數用Xilinx公司開發(fā)的Zedboard開發(fā)版硬件實現(xiàn)。在設計中,采用了流數據的方法、PS(Processing System)端和PL(Programmable Logic)端協(xié)同開發(fā)策略,以及軟硬件并行、流水線優(yōu)化等優(yōu)化方法,提高了加速器的整體性能。實驗結果表明,提出的軟硬件協(xié)同的引導濾波加速器加速比可達16。 發(fā)表于:12/7/2016 彩色視頻增強算法關鍵技術FPGA實現(xiàn) 隨著視頻設備的高速發(fā)展,數字視頻相關應用同樣發(fā)展迅速,如監(jiān)控設備、行車記錄儀以及手機等電子產品。而如今數字視頻圖像增強的算法層出不窮,由于算法的復雜程度比較高,很難滿足實時性這一基本的要求。討論了基于Retinex模型的處理圖像像素以及拉伸尺度可配置的關鍵技術,對關鍵模塊進行實踐以及仿真,最后將其通過FPGA實現(xiàn)(Vertex-5),系統(tǒng)時鐘125 MHz,可以滿足30 f/s的(2 000×2 048)像素的圖像。 發(fā)表于:12/6/2016 一種基于FPGA實現(xiàn)的ARINC659總線分析儀設計與實現(xiàn) 隨著航空系統(tǒng)綜合化復雜度的增加,如何高效監(jiān)控總線數據行為、實時對數據分析、進行故障診斷及定位是航空電子系統(tǒng)面臨的重要問題。提出一種基于FPGA開發(fā)的ARINC659總線分析儀設計方案,主要實現(xiàn)了ARINC659總線數據的監(jiān)控、采樣、存儲及故障注入測試,可以通過通信接口將總線數據觸發(fā)實時分析并評估總線行為,為ARINC659總線數據實時分析提供了完善、可靠的測試手段。 發(fā)表于:11/30/2016 騰訊和阿里參投可編程芯片公司Barefoot 近日,可編程芯片Barefoot Networks剛剛完成了其第三輪融資,共融資2000萬美元。值得一提的是,來自中國的互聯(lián)網公司阿里巴巴和騰訊參與了這輪融資。 發(fā)表于:11/30/2016 基于CAZAC序列的OFDM時頻同步方案及FPGA實現(xiàn) 提出了一種基于CAZAC序列的OFDM時頻同步方案,給出了方案各部分的FPGA實現(xiàn)框圖和硬件電路實測效果。首先利用時域同步參考符號進行分段相關得出定時估計,然后結合最大似然法進行粗小偏估計,再將同步參考符號和FFT解調變換至頻域,利用兩個符號中所填充的CAZAC序列的差異性完成整偏估計,最后使用這兩個同步參考符號進行細小偏估計。理論分析與仿真結果表明,與傳統(tǒng)方案相比,本方案定時估計性能較好,頻偏估計精度高,同時具有很好的工程實用性。 發(fā)表于:11/23/2016 基于Sobel算法圖像邊緣檢測的FPGA實現(xiàn) 針對嵌入式軟件無法滿足數字圖像實時處理速度問題,提出用硬件加速器的思想,通過FPGA實現(xiàn)Sobel邊緣檢測算法。通過乒乓操作、并行處理數據和流水線設計,大大提高算法的處理速度。采用模塊的硬件設計,保證了系統(tǒng)的可移植性和系統(tǒng)的擴展性。最后使用Verilog HDL編程實現(xiàn)算法處理,并用Modelsim和MATLAB進行了仿真和驗證。 發(fā)表于:11/18/2016 Intel重申FPGA發(fā)展路線 四個保證穩(wěn)定軍心 一年前,Intel斥資167億美元收購Altera,成為2015年業(yè)界最轟動的新聞,自此,F(xiàn)PGA產業(yè)界的兩大神話之一變身為Intel公司的可編程解決方案事業(yè)部(PSG)。對此,人們關心最多的便是PSG事業(yè)部未來的發(fā)展方向。在日前舉辦的英特爾 SoC FPGA 開發(fā)人員論壇 (ISDF)上,英特爾PSG SoC FPGA產品營銷資深總監(jiān) Chris Balough從四個方面對此作出了正面解答。 發(fā)表于:11/15/2016 ?…156157158159160161162163164165…?