頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 主被動復合雷達導引頭融合器關(guān)鍵技術(shù)研究 設(shè)計應(yīng)用,站點首頁,技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:12/28/2007 基于FPGA的尺寸自動檢測研究 介紹了一種基于現(xiàn)場可編程門陣列(FPGA)的尺寸自動檢測方法,同時給出了尺寸檢測結(jié)果的實時在屏顯示方法。研究了基于FPGA的縱、橫向尺寸的檢測方法,給出了系統(tǒng)的軟、硬件設(shè)計,并進行了系統(tǒng)精度分析。 發(fā)表于:12/28/2007 MVB1類設(shè)備控制器的FPGA設(shè)計 設(shè)計應(yīng)用,站點首頁,技術(shù),EDA及可編程 發(fā)表于:12/27/2007 基于NiosⅡ軟核處理器的七段數(shù)碼管動態(tài)顯示設(shè)計 SOPC(System On Programmable Chip)技術(shù)是美國Altera公司于2000年最早提出的,并同時推出了相應(yīng)的開發(fā)軟件Quartus II。SOPC是基于FPGA解決方案的SOC(System On Chip),構(gòu)成SOPC的方案也有多種。第一種是基于FPGA嵌入IP硬核的SOPC系統(tǒng),即在FPGA中事先植入嵌入式系統(tǒng)處理器,目前最常用的嵌入式處理器大多采用了含有ARM的32位知識產(chǎn)權(quán)處理器核的器件。第二種是基于FPGA嵌入IP軟核的SOPC系統(tǒng),目前最有代表性的軟核處理器分別是Altera公司的Nios II核,以及Xilinx公司的MicroBlaze核。第三種是基于HardCopy技術(shù)的SOPC系統(tǒng),HardCopy就是利用原有的FPGA開發(fā)工具,將成功實現(xiàn)于FPGA器件上的SOPC系統(tǒng)通過特定的技術(shù)直接向ASIC轉(zhuǎn)化。 發(fā)表于:12/27/2007 Altera發(fā)售全線65-nm Cyclone III FPGA 新器件,站點首頁,芯片,EDA及可編程 發(fā)表于:12/24/2007 誰贏誰輸?第四季度晶圓代工廠商盤點 產(chǎn)業(yè)脈動,站點首頁,資訊,EDA及可編程 發(fā)表于:12/24/2007 FPGA與CPLD的區(qū)別 CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適合于觸發(fā)器有限而乘積項豐富的結(jié)構(gòu)。CPLD的連續(xù)式布線結(jié)構(gòu)決定了它的時序延遲是均勻的和可預(yù)測的,而FPGA的分段式布線結(jié)構(gòu)決定了其延遲的不可預(yù)測性。 發(fā)表于:12/19/2007 Altera公布2007年度Nios II嵌入式處理器設(shè)計大賽獲獎名單 Altera公司(NASDAQ: ALTR)今天公布了Nios II嵌入式處理器年度設(shè)計大賽獲獎設(shè)計團隊名單。獲得一等獎的包括來自北京交通大學、臺灣義守大學、印度特里奇國家技術(shù)研究所(National Institute of Technology, Trichy)以及韓國仁荷/弘益航空航天大學(Inha/Hongik Korea Aerospace University)的設(shè)計團隊。最近,獲獎團隊在Altera亞太地區(qū)不同城市舉行的SOPC World 2007上展示了他們的創(chuàng)新設(shè)計。 發(fā)表于:12/18/2007 Stratix III FPGA性能達到了533-MHz DDR3接口標準 新器件,站點首頁,芯片,EDA及可編程 發(fā)表于:12/17/2007 Cadence公司近期培訓課程 人才培訓,站點首頁,人才,EDA及可編程 發(fā)表于:12/17/2007 ?…608609610611612613614615616617…?