頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿(mǎn)足機(jī)載顯示器畫(huà)面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿(mǎn)足機(jī)載顯示器畫(huà)面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 將MOST控制消息用到極致 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:3/7/2008 成都造 FPGA平臺(tái)成功研發(fā) 廠(chǎng)商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程,消費(fèi)電子 發(fā)表于:3/7/2008 基于SoPC技術(shù)的激光直寫(xiě)數(shù)字伺服控制器 芯片及解決方案,站點(diǎn)首頁(yè),芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:3/7/2008 利用串行RapidIO連接功能增強(qiáng)DSP協(xié)處理能力 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,EDA及可編程 發(fā)表于:3/7/2008 MOST引領(lǐng)汽車(chē)多媒體 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程,多媒體,汽車(chē)電子 發(fā)表于:2/26/2008 用FPGA構(gòu)建PCI Express端點(diǎn)器件的最佳平臺(tái) PCI Express是一種使用時(shí)鐘數(shù)據(jù)恢復(fù)(CDR)技術(shù)的高速串行I/O互連機(jī)制。PCI Express第一代規(guī)范規(guī)定的線(xiàn)速率為每通道2.5Gbps,可以讓您建立具備單通道(x1)鏈路2Gbps(經(jīng)8B/10B編碼)直至32通道64Gbps吞吐量的應(yīng)用。這樣就能在保持或改進(jìn)吞吐量的同時(shí),顯著減少引腳數(shù)量。另外,還可以減小PCB的尺寸、降低印制線(xiàn)和層的數(shù)量,并簡(jiǎn)化布局和設(shè)計(jì)。引腳數(shù)量減少,也就意味著噪聲和電磁干擾(EMI)降低。CDR消除了寬并行總線(xiàn)中普遍存在的時(shí)鐘-數(shù)據(jù)歪斜問(wèn)題,簡(jiǎn)化了互連實(shí)現(xiàn)。 發(fā)表于:2/26/2008 利用Spartan-3系列FPGA實(shí)現(xiàn)安全解決方案 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:2/25/2008 一種針對(duì)功率設(shè)計(jì)SDR的整體方法 芯片及解決方案,站點(diǎn)首頁(yè),芯片,模擬技術(shù),EDA及可編程 發(fā)表于:2/25/2008 基于NiosII的SSCA算法實(shí)現(xiàn) 基于A(yíng)LTERA公司的NoisII軟核處理器及其Avalon總線(xiàn)架構(gòu),提出采用單片F(xiàn)PGA實(shí)現(xiàn)SSCA算法的方法;對(duì)算法中適合DSP處理的部分采用NiosII軟核處理器實(shí)現(xiàn),其他部分采用VHDL語(yǔ)言實(shí)現(xiàn);給出了算法實(shí)現(xiàn)的具體流程,并對(duì)并行處理關(guān)鍵技術(shù)提出了解決方案。以余弦信號(hào)為例進(jìn)行了驗(yàn)證。 發(fā)表于:2/25/2008 利用SmartCompile和賽靈思的設(shè)計(jì)工具進(jìn)行設(shè)計(jì)保存 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:2/22/2008 ?…603604605606607608609610611612…?