頭條 開啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實現(xiàn)高級自動化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標(biāo)不斷邁進(jìn),市場對具備彈性連接、低功耗、高性能和強大安全性的系統(tǒng)需求與日俱增。 然而,實施數(shù)字化轉(zhuǎn)型并非總是一帆風(fēng)順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進(jìn)系統(tǒng),同時應(yīng)對軟件孤島、互聯(lián)網(wǎng)時代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 基于CPLD控制的直流固態(tài)功率控制器的設(shè)計 一種利用CPLD設(shè)計28V直流固態(tài)功率控制器的方法。在固態(tài)配電的飛機中,該控制器主要用來控制負(fù)載和向上位機報告狀態(tài)信息,運用現(xiàn)場可編程門陣列和硬件描述語言實現(xiàn)SSPC的基本功能。 發(fā)表于:1/14/2008 DSP和FPGA在大尺寸激光數(shù)控加工系統(tǒng)中的運用 設(shè)計應(yīng)用,站點首頁,技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:1/14/2008 基于CPLD的片內(nèi)振蕩器設(shè)計 一種通用的基于CPLD的片內(nèi)振蕩器的設(shè)計方法,其振蕩頻率能在一定范圍內(nèi)調(diào)整。本設(shè)計使基于CPLD的片上系統(tǒng)設(shè)計無需外部時鐘源,加大了系統(tǒng)的集成度并降低了設(shè)計成本。 發(fā)表于:1/11/2008 賽靈思公司任命Moshe Gavrielov為全球總裁兼CEO 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:1/10/2008 三洋利用Altera Cyclone II FPGA拓展高端車載攝像功能市場 廠商新聞,站點首頁,資訊,EDA及可編程,多媒體,汽車電子 發(fā)表于:1/10/2008 Altera在三洋最新家庭影院投影儀中表現(xiàn)出眾 廠商新聞,站點首頁,資訊,EDA及可編程,消費電子 發(fā)表于:1/10/2008 基于DSP和CPLD的智能相機系統(tǒng)設(shè)計與研制 在電子技術(shù)迅猛發(fā)展的推動下,嵌入式實時圖像處理成為可能。在目前的電子技術(shù)條件下,作者結(jié)合DSP技術(shù)、CPLD/FPGA技術(shù),以及圖像處理技術(shù)、傳感器技術(shù)等,開發(fā)設(shè)計出一種實用的嵌入式實時圖像處理系統(tǒng)---工業(yè)用智能相機,實現(xiàn)了產(chǎn)品質(zhì)量的自動檢測和分類。 發(fā)表于:1/9/2008 中國電子學(xué)會Xilinx開放源碼硬件創(chuàng)新大賽53支強隊入圍復(fù)賽 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:1/8/2008 一種ARM+DSP協(xié)作架構(gòu)的FPGA驗證實現(xiàn) 介紹了以ARM+DSP體系結(jié)構(gòu)為基礎(chǔ)的FPGA實現(xiàn)。在其上驗證應(yīng)用算法,實現(xiàn)了由ARM負(fù)責(zé)對整個程序的控制,由DSP負(fù)責(zé)對整個程序的計算,最大程度地同時發(fā)揮了ARM和DSP的各自優(yōu)勢。 發(fā)表于:1/7/2008 Altera公司的Stratix II GX在HDTV上的應(yīng)用 芯片及解決方案,站點首頁,芯片,EDA及可編程,多媒體,消費電子 發(fā)表于:1/4/2008 ?…606607608609610611612613614615…?