頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 實時紅外弱小目標(biāo)檢測跟蹤系統(tǒng) 技術(shù)論文,站點首頁,技術(shù),MCU/DSP,EDA及可編程,多媒體 發(fā)表于:11/13/2007 RFID防碰撞算法的FPGA仿真實現(xiàn) 研究無線射頻身份識別(RFID)系統(tǒng)中的防碰撞算法的硬件仿真設(shè)計。在介紹防碰撞算法原理的基礎(chǔ)上,基于曼徹斯特編碼(Manchester)方式,實現(xiàn)了多標(biāo)簽識讀過程中的解碼和防碰撞算法。利用FPGA對算法進(jìn)行了仿真,結(jié)果表明本方法具有速度上的優(yōu)越性和技術(shù)上的可行性。 發(fā)表于:11/7/2007 自適應(yīng)階梯模糊控制器的FPGA實現(xiàn) 采用自適應(yīng)階梯模糊控制方法對汽車制動裝置中的電渦流緩速器進(jìn)行控制,在FPGA芯片上實現(xiàn)自適應(yīng)階梯模糊控制器的第一級與第二級。詳細(xì)介紹模糊控制器內(nèi)部結(jié)構(gòu)及各模塊的實現(xiàn)方法,并對模糊推理算法進(jìn)行優(yōu)化。最后在FPGA開發(fā)板上進(jìn)行了仿真測試。 發(fā)表于:11/6/2007 賽靈思90nm和65nm產(chǎn)品線銷售創(chuàng)新紀(jì)錄 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:11/5/2007 GiDEL在最新的開發(fā)系統(tǒng)中采用Altera的Stratix FPGA系列 Altera公司(NASDAQ: ALTR)今天宣布,GiDEL的新一代PROC算法加速板和PROCxM原型開發(fā)系統(tǒng)的PC_X8 PCI Express (PCIe)適配器采用了Stratix? II、Stratix II GX和Stratix III FPGA。高性能Altera? Stratix FPGA使GiDEL能夠在新的PCIe應(yīng)用和設(shè)計人員開發(fā)系統(tǒng)中集成更多的功能,提升系統(tǒng)性能。 發(fā)表于:11/1/2007 Altera面向低成本FPGA收發(fā)器設(shè)計發(fā)售Arria GX開發(fā)套件 Altera公司(NASDAQ: ALTR)今天宣布開始提供Arria? GX FPGA系列的第一款套件" title="開發(fā)套件">開發(fā)套件,該系列是唯一帶有收發(fā)器的無風(fēng)險、低成本FPGA。Arria GX開發(fā)套件為PCI Express (PCIe)、Serial RapidIO? (SRIO)和千兆以太網(wǎng)(Gbe)等高速串行接口設(shè)計提供了可靠的開發(fā)和測試環(huán)境。套件幫助系統(tǒng)設(shè)計人員大大降低了成本,節(jié)省了設(shè)計時間。系統(tǒng)設(shè)計人員可以利用該套件作為自己設(shè)計的起點。 發(fā)表于:11/1/2007 NEC電子最新推出新型ASIC“PFESiP” 新器件,站點首頁,芯片,MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/24/2007 加大中國市場承諾 強(qiáng)化本地銷售服務(wù)網(wǎng)絡(luò) 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:10/18/2007 基于DAC5687的寬帶數(shù)字中頻系統(tǒng)設(shè)計 技術(shù)論文,站點首頁,技術(shù),MCU/DSP,網(wǎng)絡(luò)與通信,模擬技術(shù),EDA及可編程 發(fā)表于:10/17/2007 基于以太網(wǎng)的控制器網(wǎng)絡(luò)的嵌入式網(wǎng)關(guān)開發(fā) 技術(shù)論文,站點首頁,技術(shù),嵌入式系統(tǒng),EDA及可編程,工業(yè)以太網(wǎng),現(xiàn)場總線 發(fā)表于:10/17/2007 ?…611612613614615616617618619620…?