頭條 基于FPGA的視頻處理硬件平臺設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 意法半導(dǎo)體(ST)公布2008年度股東大會主要提案 廠商新聞,站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:4/3/2008 一款專用可編程語音壓縮芯片的設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),EDA及可編程,多媒體 發(fā)表于:4/3/2008 下一代移動通信系統(tǒng)高速并行Turbo譯碼研究與FPGA實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:4/3/2008 Portland Group新增Windows版IMSL Fortran數(shù)字函數(shù)庫 新器件,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:4/2/2008 消除狀態(tài)機(jī)毛刺策略探討 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:4/1/2008 基于ADSP-BF537的視頻SoC驗(yàn)證方案及其接口的設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程,多媒體 發(fā)表于:4/1/2008 基于短時(shí)能量和短時(shí)過零率的VAD算法及其FPGA實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:4/1/2008 多相結(jié)構(gòu)采樣率變換器的FPGA實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:4/1/2008 MPEG算法在列車運(yùn)行監(jiān)控系統(tǒng)中的應(yīng)用 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程,多媒體 發(fā)表于:4/1/2008 西門子選擇飛思卡爾MRAM用于工業(yè)自動化觸摸屏產(chǎn)品 廠商新聞,站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:4/1/2008 ?…597598599600601602603604605606…?