頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 VxWorks 下PMC-FPGA板卡驅(qū)動(dòng)的開發(fā)與研究 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:4/11/2008 基于FPGA瞬變微光能量探測(cè)系統(tǒng)的數(shù)據(jù)采集和存儲(chǔ)設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:4/11/2008 使用 ISE 設(shè)計(jì)工具優(yōu)化 FPGA 的功耗 自從 Xilinx 推出 FPGA 二十多年來,研發(fā)工作大大提高了 FPGA 的速度和面積效率,縮小了 FPGA 與 ASIC 之間的差距,使 FPGA 成為實(shí)現(xiàn)數(shù)字電路的優(yōu)選平臺(tái)。今天,功耗日益成為 FPGA 供應(yīng)商及其客戶關(guān)注的問題。降低 FPGA 功耗是縮減封裝和散熱成本、提高器件可靠性以及打開移動(dòng)電子設(shè)備等新興市場(chǎng)之門的關(guān)鍵。Xilinx 在提供低功耗 FPGA 解決方案方面一馬當(dāng)先。本文說明如何應(yīng)用計(jì)算機(jī)輔助設(shè)計(jì) (CAD) 技術(shù),如 Xilinx? ISE? 9.2i 軟件中采納的技術(shù),來有效降低功耗。 發(fā)表于:4/11/2008 ISE 設(shè)計(jì)套件 10.1 簡(jiǎn)介 ISE 設(shè)計(jì)套件 10.1 整合了您實(shí)現(xiàn)設(shè)計(jì)目標(biāo)所需的全部工具??梢酝ㄟ^下載或者 DVD 獲得 ISE 設(shè)計(jì)套件。ISE 設(shè)計(jì)套件 10.1 利用下列特性實(shí)現(xiàn)了終極生產(chǎn)率: 發(fā)表于:4/11/2008 基于和欣Domain的可配置安全語義沙箱模型 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:4/10/2008 賽靈思公司任命Moshe Gavrielov為全球總裁兼CEO 將帶領(lǐng)公司在更廣闊的行業(yè)市場(chǎng)創(chuàng)造新價(jià)值 廠商新聞,站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:4/10/2008 Xilinx發(fā)展歷程 廠商新聞,站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:4/10/2008 FPGA 在2008:賽靈思的秀場(chǎng)? 多方視點(diǎn),站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:4/10/2008 65nm是適合2008年的FPGA技術(shù) 專訪,站點(diǎn)首頁,EDA及可編程 發(fā)表于:4/10/2008 基于USB2.0的雷達(dá)視頻信號(hào)高速采集與實(shí)時(shí)顯示系統(tǒng) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:4/9/2008 ?…595596597598599600601602603604…?