頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場(chǎng)可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問題,設(shè)備可以在那里重新編程。 最新資訊 基于USB的多通道俄制串行總線接口卡設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:3/26/2008 基于USB的多通道俄制串行總線接口卡設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:3/26/2008 可擴(kuò)充嵌入型網(wǎng)絡(luò)平臺(tái) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:3/26/2008 基于FPGA技術(shù)的反應(yīng)堆邏輯保護(hù)系統(tǒng)模擬裝置 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:3/26/2008 在NIOS-II系統(tǒng)中A/D數(shù)據(jù)采集接口的設(shè)計(jì) 在FPGA系統(tǒng)中,實(shí)現(xiàn)對(duì)外部A/D數(shù)據(jù)采集電路的控制接口邏輯,由于其邏輯功能不是很復(fù)雜,因此可采用自定義的方式。采用這種方法進(jìn)行設(shè)計(jì)有兩種途徑。①?gòu)能浖先?shí)現(xiàn)。這種方案將NIOS處理器作為一個(gè)主控制器,通過編寫程序來控制數(shù)據(jù)轉(zhuǎn)換電路。由于NIOS處理器的工作頻率相對(duì)于外部設(shè)備來說要高出許多,故此種方法會(huì)造成CPU資源極大的浪費(fèi);②用FPGA 的邏輯資源來實(shí)現(xiàn)A/D采集電路的控制邏輯。FPGA有著豐富的邏輯資源和接口資源,在其中實(shí)現(xiàn)并行的數(shù)據(jù)采集很少會(huì)受到硬件資源的限制,在功能上,設(shè)計(jì)的接口控制邏輯相當(dāng)于一個(gè)主控制器,它是針對(duì)具體的外部電路而實(shí)現(xiàn)的,容易滿足要求、又能節(jié)約資源,提高系統(tǒng)性能。因此,采用硬件邏輯去實(shí)現(xiàn)控制將是一種較好的方式。 發(fā)表于:3/26/2008 Altera和Bitec為新一代視頻系統(tǒng)開發(fā)提供平臺(tái) 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:3/25/2008 基于FPGA的智能型控制應(yīng)用于感應(yīng)電機(jī)設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:3/21/2008 Spansion降低對(duì)外包制造服務(wù)的依賴制造及測(cè)試能力的增強(qiáng)強(qiáng)化其運(yùn)營(yíng)和資金效率 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:3/21/2008 基于FPGA的快速人臉檢測(cè) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,多媒體 發(fā)表于:3/21/2008 GE Fanuc智能設(shè)備成為PAC的領(lǐng)跑者 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程,PLC 發(fā)表于:3/20/2008 ?…599600601602603604605606607608…?