頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開(kāi)發(fā)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無(wú)需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問(wèn)題,設(shè)備可以在那里重新編程。 最新資訊 可編程邏輯的特點(diǎn)及其發(fā)展趨勢(shì) 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:5/5/2008 開(kāi)放源碼硬件簡(jiǎn)史 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:5/5/2008 基于FPGA的交流異步電機(jī)無(wú)速度傳感器矢量控制系統(tǒng)----Xilinx杯開(kāi)放源碼硬件創(chuàng)新大賽 作為執(zhí)行器的控制電機(jī)——直流電機(jī)、步進(jìn)電機(jī)、交流電機(jī)(包括PMSM 、IM )等。 發(fā)表于:5/5/2008 國(guó)內(nèi)首個(gè)開(kāi)放源碼硬件創(chuàng)新大賽圓滿閉幕 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:4/30/2008 Xilinx推出新版嵌入式開(kāi)發(fā)環(huán)境與生態(tài)系統(tǒng)支持Virtex-5 FXT FPGA 新器件,站點(diǎn)首頁(yè),芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:4/29/2008 用CPLD和Flash實(shí)現(xiàn)FPGA配置 FPGA可以通過(guò)串行接口進(jìn)行配置。本文對(duì)傳統(tǒng)的配置方法進(jìn)行了研究,并從更新配置文件的方法入手,提出了利用處理機(jī)通過(guò)網(wǎng)絡(luò)更新的方法,給出了一個(gè)用CPLD和Flash對(duì)FPGA進(jìn)行配置的應(yīng)用實(shí)例。 發(fā)表于:4/29/2008 基于SOPC的步進(jìn)電機(jī)多軸控制器 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:4/29/2008 德州儀器推出業(yè)界最高性能 PCI Express 至 1394b 控制器 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:4/28/2008 如何利用FPGA實(shí)現(xiàn)優(yōu)異的家用電器設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:4/28/2008 基于Nios II的多生理參數(shù)處理系統(tǒng)的設(shè)計(jì) 以NiosⅡ軟核處理器為核心的多生理參數(shù)系統(tǒng)數(shù)據(jù)處理平臺(tái)的搭建,在FPGA中嵌入32位Nios II軟核系統(tǒng),用以控制信號(hào)的采集﹑處理﹑存儲(chǔ)與顯示等功能。NiosⅡ系統(tǒng)設(shè)計(jì)以NiosⅡ軟核為核心,將全部的接口電路集成在同一片F(xiàn)PGA上,結(jié)構(gòu)簡(jiǎn)單,易于修改,具有很高的性價(jià)比。 發(fā)表于:4/28/2008 ?…589590591592593594595596597598…?