頭條 基于FPGA的視頻處理硬件平臺設計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉換與疊加技術,該技術以FPGA為核心,搭配解碼電路及信號轉換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結果表明,視頻轉換與疊加技術能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應用價值。 最新資訊 基于最佳接收的UART的設計與實現(xiàn) 芯片及解決方案,站點首頁,芯片,EDA及可編程 發(fā)表于:5/16/2008 一種自適應中值濾波器算法的FPGA實現(xiàn) 在數(shù)字圖像的生成和采集過程中,由于受工作環(huán)境、器件性能的影響,使得任何一幅未經(jīng)處理的原始圖像,都存在著一定程度的噪聲干擾。這些干擾惡化了圖像質量,給后續(xù)分析帶來困難。因此,需要對數(shù)字圖像進行濾除噪聲處理。本文基于Cyclone II FPGA,在3×3圖像采樣窗口的基礎上,將窗口尺寸擴展到5×5,并與3×3中值濾波器、5×5中值濾波器相結合,在FPGA中實現(xiàn)了一種自適應中值濾波器;并把濾波處理后像素點的灰度值作進一步的偽彩色增強變換。這樣通過自適應中值濾波加偽彩色增強,在對圖像去除噪聲并盡可能減少圖像細節(jié)損失的同時,增強了圖像信息的表現(xiàn)力。 發(fā)表于:5/16/2008 基于FPGA的新型浮點FFT處理器設計 針對現(xiàn)有FFT算法結構復雜、難以并行擴展的問題,提出了一種改進的FFT算法,在此基礎上設計了一種基于浮點運算的FFT處理器,并進行了仿真驗證。結果表明,新算法大大簡化了系統(tǒng)結構,減少了系統(tǒng)的硬件開銷,非常容易并行實現(xiàn),且顯著提高了運算效率,完成一次N點的FFT運算只需要N/2個時鐘,完全滿足實時信號處理的要求。 發(fā)表于:5/16/2008 基于FPGA的視頻監(jiān)控系統(tǒng) 設計并實現(xiàn)了一個基于FPGA的2C總線配置模塊對視頻芯片ADV7181進行合理的配置,介紹了視頻信號的處理過程,包括ITUR656視頻解碼、視頻插值、解交織和色度空間變換。處理后的視頻一路通過VGA接口在本地顯示器上顯示,另外一路經(jīng)過壓縮后通過網(wǎng)絡傳輸?shù)骄W(wǎng)絡終端,從而實現(xiàn)網(wǎng)絡遠程監(jiān)控。 發(fā)表于:5/16/2008 中國電子學會Xilinx杯開放源碼硬件創(chuàng)新大賽 開放源代碼硬件(簡稱開源硬件:Open-Source Hardware,OSH)是應半導體制造技術的高速發(fā)展和集成電路行業(yè)新的商業(yè)模式---付費IP而出現(xiàn)的,他還得益于開源軟件模式的成功和硬件描述手段的進步。經(jīng)過近20年發(fā)展,開源軟件已深入人心并得到商用,成為軟件發(fā)展進程中的重要組成部分,從而為開源硬件的發(fā)展提供了重要的參考模式;硬件描述語言如VHDL和VerilogHDL的發(fā)展,使得硬件設計模型能夠以軟件的形式存在并傳播。目前絕大部分開源硬件都是以硬件描述語言的形式出現(xiàn)的。 發(fā)表于:5/13/2008 用雙端口RAM實現(xiàn)與PCI總線接口的數(shù)據(jù)通訊 芯片及解決方案,站點首頁,芯片,網(wǎng)絡與通信,EDA及可編程 發(fā)表于:5/9/2008 基于FPGA的H.264/AVC視頻解碼系統(tǒng)驗證平臺的設計 芯片及解決方案,站點首頁,芯片,EDA及可編程,多媒體 發(fā)表于:5/7/2008 基于DSPBuilder的數(shù)字下變頻器的FPGA設計 設計應用,站點首頁,技術,MCU/DSP,EDA及可編程 發(fā)表于:5/7/2008 安富利電子元件部推出低成本Spartan-3A FPGA 評估工具套件 新器件,站點首頁,芯片,EDA及可編程 發(fā)表于:5/7/2008 Altera Stratix III FPGA的LVDS I/O支持SGMII 新器件,站點首頁,芯片,EDA及可編程 發(fā)表于:5/7/2008 ?…587588589590591592593594595596…?