頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 Altera Quartus II軟件8.0開創(chuàng)高端FPGA的性能和效能最高水平 新器件,站點首頁,芯片,EDA及可編程 發(fā)表于:5/21/2008 一種基于VHDL的通用全數(shù)字電路人工神經(jīng)網(wǎng)絡(luò)的設(shè)計 設(shè)計應用,站點首頁,技術(shù),EDA及可編程 發(fā)表于:5/20/2008 一種基于FPGA的可重構(gòu)密碼芯片的設(shè)計與實現(xiàn) 芯片及解決方案,站點首頁,芯片,EDA及可編程 發(fā)表于:5/20/2008 基于FPGA全新鎖相倍頻系統(tǒng)的設(shè)計 芯片及解決方案,站點首頁,芯片,EDA及可編程 發(fā)表于:5/19/2008 基于FPGA的可變長度移位寄存器優(yōu)化設(shè)計 芯片及解決方案,站點首頁,芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:5/19/2008 CPLD在可編程邏輯控制系統(tǒng)中的應用研究 對CPLD在可編程邏輯控制系統(tǒng)中的可行性和應用優(yōu)勢進行了分析,提出了一種基于CPLD的新的可編程邏輯控制系統(tǒng)設(shè)計方法,并給出了一個設(shè)計實例。 發(fā)表于:5/19/2008 嵌入式操作系統(tǒng)在高速實時信號處理系統(tǒng)中的應用 設(shè)計應用,站點首頁,技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:5/19/2008 德州儀器推出的超薄芯片模塊可用于生產(chǎn)圖案豐富的高質(zhì)量多品牌非接觸式卡 新器件,站點首頁,芯片,EDA及可編程 發(fā)表于:5/19/2008 基于Nios的通用編譯碼器的設(shè)計 提出了一種基于Nios的通用編譯碼器的設(shè)計,利用嵌入在FPGA中的Nios處理器,對多種編譯碼模塊進行控制。詳細論述了主要模塊的設(shè)計和實現(xiàn)方案及整個系統(tǒng)的啟動機制。該編譯碼器在通信原理教學實驗系統(tǒng)中運行良好,體現(xiàn)了它的穩(wěn)定性及可擴展性。 發(fā)表于:5/19/2008 基于最佳接收的UART的設(shè)計與實現(xiàn) 芯片及解決方案,站點首頁,芯片,EDA及可編程 發(fā)表于:5/16/2008 ?…585586587588589590591592593594…?