頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 一種基于改進(jìn)型CORDIC算法的數(shù)控振蕩器 在對(duì)傳統(tǒng)CORDIC算法進(jìn)行改進(jìn)的基礎(chǔ)上,討論了一種基于改進(jìn)型CORDIC算法的NCO實(shí)現(xiàn)方法,該設(shè)計(jì)占用資源少、運(yùn)算速度快、易于擴(kuò)展。仿真結(jié)果證明該設(shè)計(jì)具有較高的性價(jià)比。 發(fā)表于:7/3/2008 多天線軟件無(wú)線電平臺(tái)中多片AD9238與DSP接口設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,模擬技術(shù),EDA及可編程,數(shù)據(jù)采集 發(fā)表于:7/3/2008 基于FPGA的時(shí)域數(shù)字脈沖壓縮處理器的設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:7/3/2008 基于嵌入式多核SoPC平臺(tái)的說(shuō)話人識(shí)別系統(tǒng)應(yīng)用研究 芯片及解決方案,站點(diǎn)首頁(yè),芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:7/2/2008 Vishay 推出面向個(gè)人移動(dòng)終端、汽車電子、FPGA等應(yīng)用的新型IHLP 超薄、高電流電感器 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程,汽車電子,消費(fèi)電子 發(fā)表于:6/30/2008 IDT 拓展面向嵌入式市場(chǎng)的高性能串行 RapidIO 中央包交換器系列 新器件,站點(diǎn)首頁(yè),芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:6/25/2008 Altium為Cadence Allegro用戶提供技術(shù)轉(zhuǎn)型的方法 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:6/25/2008 飛思卡爾八核微處理器重新定義了嵌入式多核處理的最高標(biāo)準(zhǔn) 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:6/23/2008 Xilinx為低功耗Intel車載信息娛樂(lè)參考設(shè)計(jì)增加靈活的連接功能 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:6/20/2008 基于Nios II的通用數(shù)字調(diào)制器設(shè)計(jì)與實(shí)現(xiàn) 給出了基于Nios II的通用數(shù)字調(diào)制器的實(shí)現(xiàn)方法,具體說(shuō)明了系統(tǒng)的基本原理、總體結(jié)構(gòu)、硬件設(shè)計(jì),以及軟件流程等。該系統(tǒng)把可編程邏輯的固有優(yōu)勢(shì)集成到嵌入處理器的開(kāi)發(fā)流程中,具有高度的靈活性、可重配置功能,便于升級(jí)和擴(kuò)展,適于軟件無(wú)線電的應(yīng)用。 發(fā)表于:6/20/2008 ?…582583584585586587588589590591…?