頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場(chǎng)可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問題,設(shè)備可以在那里重新編程。 最新資訊 基于SoPC的嵌入式二維條碼識(shí)讀系統(tǒng) 芯片及解決方案,站點(diǎn)首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:7/21/2008 基于FPGA的超高速雷達(dá)信號(hào)實(shí)時(shí)采集存儲(chǔ)系統(tǒng) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:7/21/2008 基于FPGA的通信卡設(shè)計(jì)和實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/18/2008 基于CPCI總線多DSP系統(tǒng)的高速主機(jī)接口設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:7/18/2008 基于USB總線和LabWindows/CVI平臺(tái)的電視跟蹤性能測(cè)試儀 產(chǎn)品及解決方案,站點(diǎn)首頁,產(chǎn)品,EDA及可編程,儀器儀表 發(fā)表于:7/18/2008 基于FPGA的等精度頻率計(jì)IP Core設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/18/2008 意法半導(dǎo)體(ST)串行EEPROM系列新增1MHz產(chǎn)品,密度最高達(dá)1Mbit 新器件,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/18/2008 雙通道邏輯控制高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,模擬技術(shù),EDA及可編程,數(shù)據(jù)采集 發(fā)表于:7/17/2008 一種支持多協(xié)議的超高速轉(zhuǎn)發(fā)引擎的設(shè)計(jì)與實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁,芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:7/17/2008 基于CPLD的FPGA快速配置電路的設(shè)計(jì) 介紹了采用CPLD和Flash器件對(duì)FPGA實(shí)現(xiàn)快速并行配置,并給出了具體的硬件電路設(shè)計(jì)和關(guān)鍵模塊的內(nèi)部編程思路。 發(fā)表于:7/17/2008 ?…578579580581582583584585586587…?