頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 基于3-DES算法的FPGA加密應(yīng)用 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/28/2008 可提高設(shè)計(jì)性能的HDL編程風(fēng)格與技巧 技術(shù)資料,站點(diǎn)首頁,技術(shù),嵌入式系統(tǒng),EDA及可編程 發(fā)表于:7/28/2008 MicroBlaze v5.0軟處理器內(nèi)核:針對(duì)性能而優(yōu)化 芯片及解決方案,站點(diǎn)首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:7/28/2008 一種通用GF(2m)模乘加速器的快速實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/25/2008 高速四軸聯(lián)動(dòng)運(yùn)動(dòng)控制卡設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:7/25/2008 全數(shù)字接收機(jī)中定時(shí)同步算法和實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁,芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:7/25/2008 提高FPGA設(shè)計(jì)生產(chǎn)力的工具、技巧和方法指南 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/25/2008 利用 CPLD 降低處理器功耗 如今,降低總體系統(tǒng)功耗是設(shè)計(jì)便攜式手持電子設(shè)備的最關(guān)鍵因素之一。消費(fèi)者期望值的日益增長(zhǎng)也就要求便攜式設(shè)備必須延長(zhǎng)電池壽命并提高自身性能。對(duì)于便攜式系統(tǒng)設(shè)計(jì)人員和制造者來說,即使降低10mW 左右的功耗也是極其重要的。 發(fā)表于:7/25/2008 在 Virtex-5FPGA 中使用 CRC 硬模塊 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/25/2008 利用Virtex-5系統(tǒng)監(jiān)控器加強(qiáng)系統(tǒng)管理和診斷 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程,SCADA 發(fā)表于:7/25/2008 ?…576577578579580581582583584585…?