頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場(chǎng)可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問題,設(shè)備可以在那里重新編程。 最新資訊 一種脈沖多普勒雷達(dá)數(shù)字信號(hào)處理機(jī)的設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,EDA及可編程,儀器儀表 發(fā)表于:7/28/2008 一種基于ARM及FPGA的新型智能化航跡儀的設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,EDA及可編程 發(fā)表于:7/28/2008 一種提高STN型單色點(diǎn)陣液晶顯示器灰度級(jí)數(shù)的算法 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:7/28/2008 基于FPGA的搬運(yùn)機(jī)器人控制系統(tǒng) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程,機(jī)器視覺 發(fā)表于:7/28/2008 基于組點(diǎn)跳躍的JPEG2000位平面掃描方案 針對(duì)超遙感圖像實(shí)時(shí)壓縮的需求,提出了基于組的像素點(diǎn)跳躍(GBPS)EBCOT掃描方案。該方案可以大幅度提高掃描效率。本設(shè)計(jì)用VHDL編寫,目標(biāo)器件為Altera Stratix系列的EP1S25F672C6,模塊穩(wěn)定運(yùn)行在120MHz,平均每個(gè)時(shí)鐘周期可以產(chǎn)生0.95個(gè)上下文信息。 發(fā)表于:7/28/2008 RocketIO幾個(gè)關(guān)鍵問題的解決方案 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:7/28/2008 英飛凌CEO稱將盡快出售旗下芯片部門奇夢(mèng)達(dá) 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:7/28/2008 看準(zhǔn)移動(dòng)領(lǐng)域 Intel大舉進(jìn)軍SoC市場(chǎng) 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:7/28/2008 基于3-DES算法的FPGA加密應(yīng)用 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:7/28/2008 可提高設(shè)計(jì)性能的HDL編程風(fēng)格與技巧 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),嵌入式系統(tǒng),EDA及可編程 發(fā)表于:7/28/2008 ?…574575576577578579580581582583…?