頭條 開啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實(shí)現(xiàn)高級自動(dòng)化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標(biāo)不斷邁進(jìn),市場對具備彈性連接、低功耗、高性能和強(qiáng)大安全性的系統(tǒng)需求與日俱增。 然而,實(shí)施數(shù)字化轉(zhuǎn)型并非總是一帆風(fēng)順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進(jìn)系統(tǒng),同時(shí)應(yīng)對軟件孤島、互聯(lián)網(wǎng)時(shí)代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 新型旋轉(zhuǎn)機(jī)械扭振監(jiān)測儀的研制 產(chǎn)品及解決方案,站點(diǎn)首頁,產(chǎn)品,EDA及可編程,儀器儀表 發(fā)表于:7/29/2008 聲納脈沖偵察模塊的硬件設(shè)計(jì)及實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),MCU/DSP,EDA及可編程,儀器儀表 發(fā)表于:7/29/2008 基于CPLD的多普勒聲納回波信號仿真卡設(shè)計(jì)實(shí)現(xiàn) 介紹一種基于CPLD的多普勒聲納回波信號仿真卡的設(shè)計(jì)實(shí)現(xiàn),該板卡作為PXI測試系統(tǒng)的一個(gè)組成模塊,數(shù)據(jù)交換基于PXI總線,使用S5920實(shí)現(xiàn)總線控制,利用CPLD實(shí)現(xiàn)板卡的時(shí)序邏輯控制,外圍電路包括信號調(diào)理與匹配電路、DDS電路、A/D采集電路、高速FIFO存儲(chǔ)電路、D/A轉(zhuǎn)換電路等。重點(diǎn)介紹了CPLD內(nèi)部功能模塊的實(shí)現(xiàn)。該設(shè)計(jì)已成功應(yīng)用于多普勒聲納的PXI測試系統(tǒng)中。 發(fā)表于:7/28/2008 基于FPGA的JPEG解碼器設(shè)計(jì)與實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程,多媒體 發(fā)表于:7/28/2008 一種脈沖多普勒雷達(dá)數(shù)字信號處理機(jī)的設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程,儀器儀表 發(fā)表于:7/28/2008 一種基于ARM及FPGA的新型智能化航跡儀的設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:7/28/2008 一種提高STN型單色點(diǎn)陣液晶顯示器灰度級數(shù)的算法 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/28/2008 基于FPGA的搬運(yùn)機(jī)器人控制系統(tǒng) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程,機(jī)器視覺 發(fā)表于:7/28/2008 基于組點(diǎn)跳躍的JPEG2000位平面掃描方案 針對超遙感圖像實(shí)時(shí)壓縮的需求,提出了基于組的像素點(diǎn)跳躍(GBPS)EBCOT掃描方案。該方案可以大幅度提高掃描效率。本設(shè)計(jì)用VHDL編寫,目標(biāo)器件為Altera Stratix系列的EP1S25F672C6,模塊穩(wěn)定運(yùn)行在120MHz,平均每個(gè)時(shí)鐘周期可以產(chǎn)生0.95個(gè)上下文信息。 發(fā)表于:7/28/2008 RocketIO幾個(gè)關(guān)鍵問題的解決方案 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/28/2008 ?…573574575576577578579580581582…?