頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 泰科電子推出專為風(fēng)輪機(jī)使用的定制功率電阻 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:8/25/2008 基于FPGA流水線分布式算法的FIR濾波器的實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),網(wǎng)絡(luò)與通信,模擬技術(shù),EDA及可編程 發(fā)表于:8/22/2008 自適應(yīng)算術(shù)編碼的FPGA實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:8/22/2008 FIR數(shù)字濾波器分布式算法的原理及FPGA實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:8/22/2008 一種基于CPLD的數(shù)據(jù)采集控制板的設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,數(shù)據(jù)采集,自動(dòng)化軟件 發(fā)表于:8/22/2008 基于USB2.0的高速無(wú)線數(shù)傳接收設(shè)備的數(shù)據(jù)接收存儲(chǔ)方法 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:8/22/2008 Xilinx針對(duì)Virtex-5 FXT FPGA推出新版開(kāi)發(fā)套件構(gòu)建高性能嵌入式處理系統(tǒng) 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:8/21/2008 德州儀器推出1.8V 可編程 VCXO 3-PLL 時(shí)鐘合成器 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:8/21/2008 Altera與Mentor Graphics在DO-254上展開(kāi)合作 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:8/21/2008 用 FPGA 協(xié)處理提升無(wú)線子系統(tǒng)的性能 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:8/21/2008 ?…567568569570571572573574575576…?