頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場(chǎng)可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無(wú)需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問題,設(shè)備可以在那里重新編程。 最新資訊 泰科電子推出專為風(fēng)輪機(jī)使用的定制功率電阻 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:8/25/2008 基于FPGA流水線分布式算法的FIR濾波器的實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),網(wǎng)絡(luò)與通信,模擬技術(shù),EDA及可編程 發(fā)表于:8/22/2008 自適應(yīng)算術(shù)編碼的FPGA實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:8/22/2008 FIR數(shù)字濾波器分布式算法的原理及FPGA實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:8/22/2008 一種基于CPLD的數(shù)據(jù)采集控制板的設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,數(shù)據(jù)采集,自動(dòng)化軟件 發(fā)表于:8/22/2008 基于USB2.0的高速無(wú)線數(shù)傳接收設(shè)備的數(shù)據(jù)接收存儲(chǔ)方法 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:8/22/2008 Xilinx針對(duì)Virtex-5 FXT FPGA推出新版開發(fā)套件構(gòu)建高性能嵌入式處理系統(tǒng) 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:8/21/2008 德州儀器推出1.8V 可編程 VCXO 3-PLL 時(shí)鐘合成器 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:8/21/2008 Altera與Mentor Graphics在DO-254上展開合作 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:8/21/2008 用 FPGA 協(xié)處理提升無(wú)線子系統(tǒng)的性能 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:8/21/2008 ?…566567568569570571572573574575…?