頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 Xilinx擴(kuò)展Spartan-3A FPGA系列 Xilinx擴(kuò)展Spartan-3A FPGA系列,降低大容量成本敏感應(yīng)用系統(tǒng)總成本 發(fā)表于:9/2/2008 vhdl是什么意思 VHDL 語言的英文全名是 Very High Speed Integrated Circuit Hardware($1.4420) Description Language ,即超高速集成電路硬件描述語言。 HDL 發(fā)展的技術(shù)源頭是:在 HDL 形成發(fā)展之前,已有了許多程序設(shè)計語言,如匯編、 C 、 Pascal 、 Fortran 、 Prolog 等。這些語言運(yùn)行在不同硬件平臺和不同的操作環(huán)境中,它們適合于描述過程和算法,不適合作硬件描述。 CAD 的出現(xiàn),使人們可以利用計算機(jī)進(jìn)行建筑、服裝等行業(yè)的輔助設(shè)計,電子輔助設(shè)計也同步發(fā)展起來。在從 CAD 工具到 EDA 工具的進(jìn)化過程中,電子設(shè)計工具的人機(jī)界面能力越來越高。在利用 EDA 工具進(jìn)行電子設(shè)計時,邏輯圖、分立電子原件作為整個越來越復(fù)雜的電子系統(tǒng)的設(shè)計已不適應(yīng)。任何一種 EDA 工具,都需要一種硬件描述語言來作為 EDA 工具的工作語言。這些眾多的 EDA 工具軟件開發(fā)者,各自推出了自己的HDL 語言。 發(fā)表于:9/2/2008 NI成功舉辦NIWeek 2008 ——共同關(guān)注綠色工程、新產(chǎn)品及未來技術(shù)發(fā)展 廠商新聞,站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:9/2/2008 基于流水線技術(shù)的并行高效FIR濾波器設(shè)計 設(shè)計應(yīng)用,站點(diǎn)首頁,技術(shù),網(wǎng)絡(luò)與通信,模擬技術(shù),EDA及可編程 發(fā)表于:9/2/2008 低成本實(shí)現(xiàn)軟件定義無線電和認(rèn)知無線電的自適應(yīng)特性 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:9/2/2008 追趕摩爾定律,要選擇“恰當(dāng)?shù)臅r間” 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:9/2/2008 基于OR1200的嵌入式SoPC硬件平臺設(shè)計 芯片及解決方案,站點(diǎn)首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:9/1/2008 PCI總線協(xié)議的FPGA實(shí)現(xiàn)及驅(qū)動設(shè)計 設(shè)計應(yīng)用,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:8/29/2008 阿特拉斯·科普柯推出針對電子制造行業(yè)的微小扭矩擰緊工具系統(tǒng) 新產(chǎn)品,站點(diǎn)首頁,產(chǎn)品,EDA及可編程 發(fā)表于:8/29/2008 微功率 50mA 線性穩(wěn)壓器可承受 80V 輸入并提供電源良好狀態(tài)信號和可編程延遲 新器件,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:8/28/2008 ?…564565566567568569570571572573…?