頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 未知電路板原理圖測(cè)繪系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:7/22/2008 基于FPGA+DSP的實(shí)時(shí)圖像處理平臺(tái)的設(shè)計(jì)與實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程,多媒體,數(shù)據(jù)采集 發(fā)表于:7/22/2008 基于SoPC的嵌入式二維條碼識(shí)讀系統(tǒng) 芯片及解決方案,站點(diǎn)首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:7/21/2008 基于FPGA的超高速雷達(dá)信號(hào)實(shí)時(shí)采集存儲(chǔ)系統(tǒng) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:7/21/2008 基于FPGA的通信卡設(shè)計(jì)和實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/18/2008 基于CPCI總線多DSP系統(tǒng)的高速主機(jī)接口設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:7/18/2008 基于USB總線和LabWindows/CVI平臺(tái)的電視跟蹤性能測(cè)試儀 產(chǎn)品及解決方案,站點(diǎn)首頁,產(chǎn)品,EDA及可編程,儀器儀表 發(fā)表于:7/18/2008 基于FPGA的等精度頻率計(jì)IP Core設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/18/2008 意法半導(dǎo)體(ST)串行EEPROM系列新增1MHz產(chǎn)品,密度最高達(dá)1Mbit 新器件,站點(diǎn)首頁,芯片,EDA及可編程 發(fā)表于:7/18/2008 雙通道邏輯控制高速實(shí)時(shí)數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁,芯片,模擬技術(shù),EDA及可編程,數(shù)據(jù)采集 發(fā)表于:7/17/2008 ?…579580581582583584585586587588…?