頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 基于FPGA的防火墻系統(tǒng)----Xilinx杯開放源碼硬件創(chuàng)新大賽 技術(shù)資料,站點(diǎn)首頁,技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:5/5/2008 基于FPGA的圖像導(dǎo)向手術(shù)硬件平臺的研制----Xilinx杯開放源碼硬件創(chuàng)新大賽 技術(shù)資料,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:5/5/2008 基于FPGA的多功能對講機(jī)通信系統(tǒng)設(shè)計----Xilinx杯開放源碼硬件創(chuàng)新大賽 技術(shù)資料,站點(diǎn)首頁,技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:5/5/2008 基于FPGA的T-MPLS平臺設(shè)計----Xilinx杯開放源碼硬件創(chuàng)新大賽 技術(shù)資料,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:5/5/2008 分布式數(shù)據(jù)采集系統(tǒng)----Xilinx杯開放源碼硬件創(chuàng)新大賽 技術(shù)資料,站點(diǎn)首頁,技術(shù),EDA及可編程,數(shù)據(jù)采集 發(fā)表于:5/5/2008 基于FPGA的電視數(shù)字編碼器的設(shè)計與實(shí)現(xiàn)----Xilinx杯開放源碼硬件創(chuàng)新大賽 技術(shù)資料,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:5/5/2008 WCDMA數(shù)字頻域干擾抵消器----Xilinx杯開放源碼硬件創(chuàng)新大賽 技術(shù)資料,站點(diǎn)首頁,技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:5/5/2008 32-bit RISC CPU 核POTATO-I----Xilinx杯開放源碼硬件創(chuàng)新大賽 技術(shù)資料,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:5/5/2008 ASIC設(shè)計工程師,如何才能保住你的飯碗? 多方視點(diǎn),站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:5/5/2008 FPGA能否推動開源硬件? 多方視點(diǎn),站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:5/5/2008 ?…588589590591592593594595596597…?