頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運(yùn)行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 iSuppli樂觀估計半導(dǎo)體市場09年Q2反彈 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:10/13/2008 10月全球半導(dǎo)體市場大會專家探討節(jié)能話題 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:10/13/2008 復(fù)雜數(shù)字視頻信號處理器IP核設(shè)計 針對復(fù)雜數(shù)字視頻處理電路的數(shù)據(jù)處理量大、處理過程復(fù)雜、系統(tǒng)工作頻率高、涉及到復(fù)雜嚴(yán)格的時序邏輯關(guān)系的特點,按照場序制彩色FSC原理和VESA標(biāo)準(zhǔn),采用現(xiàn)代EDA技術(shù),設(shè)計了一個適于FPGA實現(xiàn)的、應(yīng)用于MD800G6驅(qū)動控制器中的復(fù)雜數(shù)字視頻信號處理器IP核,給出了各個部分的設(shè)計。仿真結(jié)果表明了設(shè)計的可行性。該設(shè)計具有可靠性高、升級容易等特點。 發(fā)表于:10/10/2008 基于TMS320C6202的裝甲戰(zhàn)車智能圖像跟蹤系統(tǒng)硬件平臺設(shè)計 芯片及解決方案,站點首頁,芯片,MCU/DSP,嵌入式系統(tǒng),EDA及可編程,多媒體 發(fā)表于:10/10/2008 智能延遲觸發(fā)產(chǎn)生器的設(shè)計 設(shè)計應(yīng)用,站點首頁,技術(shù),EDA及可編程 發(fā)表于:10/8/2008 Cadence CPF支持Tensilica多媒體IP 廠商新聞,站點首頁,資訊,EDA及可編程,多媒體 發(fā)表于:10/7/2008 Xilinx 助力西安交大蟬聯(lián)亞太區(qū)大學(xué)生機(jī)器人大賽冠軍 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:10/7/2008 利用DSP和CPLD增加數(shù)據(jù)采集的可擴(kuò)展性 芯片及解決方案,站點首頁,芯片,MCU/DSP,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:10/7/2008 Altium Designer升級支持LatticeXP2與Altera Stratix III處理器 新器件,站點首頁,芯片,MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/7/2008 Altium 為新一代電子產(chǎn)品設(shè)計開辟更廣闊的天地 新器件,站點首頁,芯片,EDA及可編程 發(fā)表于:10/6/2008 ?…556557558559560561562563564565…?