頭條 開啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實(shí)現(xiàn)高級(jí)自動(dòng)化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標(biāo)不斷邁進(jìn),市場(chǎng)對(duì)具備彈性連接、低功耗、高性能和強(qiáng)大安全性的系統(tǒng)需求與日俱增。 然而,實(shí)施數(shù)字化轉(zhuǎn)型并非總是一帆風(fēng)順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進(jìn)系統(tǒng),同時(shí)應(yīng)對(duì)軟件孤島、互聯(lián)網(wǎng)時(shí)代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對(duì)性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 Cadence CPF支持Tensilica多媒體IP 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程,多媒體 發(fā)表于:10/7/2008 Xilinx 助力西安交大蟬聯(lián)亞太區(qū)大學(xué)生機(jī)器人大賽冠軍 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:10/7/2008 利用DSP和CPLD增加數(shù)據(jù)采集的可擴(kuò)展性 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:10/7/2008 Altium Designer升級(jí)支持LatticeXP2與Altera Stratix III處理器 新器件,站點(diǎn)首頁(yè),芯片,MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/7/2008 Altium 為新一代電子產(chǎn)品設(shè)計(jì)開辟更廣闊的天地 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:10/6/2008 可編程技術(shù)勢(shì)在必行 賽靈思挺進(jìn)百億市場(chǎng) “據(jù)賽靈思預(yù)測(cè),2011年可編程市場(chǎng)達(dá)140億美元。賽靈思將從目前20億美元的公司規(guī)模向100多億美元的市場(chǎng)挺進(jìn)!” 這是賽靈思新任亞太區(qū)銷售副總裁楊飛9月23日首次面對(duì)京城媒體透露的。 發(fā)表于:10/6/2008 多分辨率圖像實(shí)時(shí)采集系統(tǒng)的FPGA邏輯設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程,多媒體 發(fā)表于:10/6/2008 用Protel99SE實(shí)現(xiàn)脈沖電路的仿真 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:10/6/2008 賽靈思推出首個(gè)用于構(gòu)建40Gb和100Gb電信設(shè)備的Virtex-5 TXT平臺(tái) 新器件,站點(diǎn)首頁(yè),芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:10/6/2008 Xilinx推出全球首款單片F(xiàn)PGA解決方案,用于構(gòu)建40Gb/100Gb以太網(wǎng) 新器件,站點(diǎn)首頁(yè),芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:9/28/2008 ?…556557558559560561562563564565…?