頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開(kāi)發(fā)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺(tái)式編程器中立即運(yùn)行,而無(wú)需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯(cuò)誤或問(wèn)題,設(shè)備可以在那里重新編程。 最新資訊 Altera公司SOPCWorld 2008專題報(bào)道 Altera在中國(guó)深圳、杭州、北京三地主辦SOPC World 2008,《電子技術(shù)應(yīng)用》(AET)作為唯一的媒體對(duì)此次活動(dòng)進(jìn)行跟蹤報(bào)道。針對(duì)目前一些熱點(diǎn)問(wèn)題及Altera的發(fā)展策略等,我們有幸在杭州對(duì)Altera亞太區(qū)副總裁兼董事總經(jīng)理Erhaan Shaikh(柯汗青)先生進(jìn)行專訪。 發(fā)表于:11/3/2008 使用Altera嵌入式解決方案,提高性能,降低功耗 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:10/31/2008 模擬世界中的數(shù)字解決方案 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:10/31/2008 采用40-nm Stratix IV FPGA SoC集成邁上新臺(tái)階 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/31/2008 Altera中國(guó)大學(xué)計(jì)劃三步曲 專訪,站點(diǎn)首頁(yè),EDA及可編程 發(fā)表于:10/31/2008 高性能與低功耗:FPGA上可以實(shí)現(xiàn)魚(yú)與熊掌兼得 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:10/31/2008 采用Altera產(chǎn)品降低功耗,加速設(shè)計(jì) 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:10/31/2008 多處理技術(shù)提高性能,降低功耗 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/31/2008 Altera公司打造FPGA的奧林匹克競(jìng)賽 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:10/30/2008 Altera業(yè)界首推40nm FPGA 期待占據(jù)市場(chǎng)主導(dǎo)地位 專訪,站點(diǎn)首頁(yè),MCU/DSP,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/30/2008 ?…552553554555556557558559560561…?