頭條 開啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實現(xiàn)高級自動化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標(biāo)不斷邁進,市場對具備彈性連接、低功耗、高性能和強大安全性的系統(tǒng)需求與日俱增。 然而,實施數(shù)字化轉(zhuǎn)型并非總是一帆風(fēng)順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進系統(tǒng),同時應(yīng)對軟件孤島、互聯(lián)網(wǎng)時代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 一種HDLC數(shù)據(jù)轉(zhuǎn)發(fā)的全自動硬件引擎設(shè)計 芯片及解決方案,站點首頁,芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:10/14/2008 基于FPGA的高速LDPC碼編碼器的設(shè)計與實現(xiàn) LDPC碼是通信系統(tǒng)中一種性能十分優(yōu)秀的信道編碼。本文針對便于硬件實現(xiàn)的QC_LDPC碼進行了編碼器設(shè)計,采用多路并行、流水線結(jié)構(gòu)、優(yōu)化關(guān)鍵路徑等多種手段,在Altera公司FPGA平臺上實現(xiàn)了編碼速率高達1.6Gbps的編碼器,并使用邏輯分析儀驗證了編碼器在高速運行下結(jié)果的正確性。 發(fā)表于:10/14/2008 基于DSP與CPLD的I2C總線接口的設(shè)計與實現(xiàn) 芯片及解決方案,站點首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:10/13/2008 高速數(shù)字串行加法器及其應(yīng)用 芯片及解決方案,站點首頁,芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:10/13/2008 基于FPGA的SoC/IP驗證平臺的設(shè)計與應(yīng)用 芯片及解決方案,站點首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/13/2008 iSuppli樂觀估計半導(dǎo)體市場09年Q2反彈 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:10/13/2008 10月全球半導(dǎo)體市場大會專家探討節(jié)能話題 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:10/13/2008 復(fù)雜數(shù)字視頻信號處理器IP核設(shè)計 針對復(fù)雜數(shù)字視頻處理電路的數(shù)據(jù)處理量大、處理過程復(fù)雜、系統(tǒng)工作頻率高、涉及到復(fù)雜嚴(yán)格的時序邏輯關(guān)系的特點,按照場序制彩色FSC原理和VESA標(biāo)準(zhǔn),采用現(xiàn)代EDA技術(shù),設(shè)計了一個適于FPGA實現(xiàn)的、應(yīng)用于MD800G6驅(qū)動控制器中的復(fù)雜數(shù)字視頻信號處理器IP核,給出了各個部分的設(shè)計。仿真結(jié)果表明了設(shè)計的可行性。該設(shè)計具有可靠性高、升級容易等特點。 發(fā)表于:10/10/2008 基于TMS320C6202的裝甲戰(zhàn)車智能圖像跟蹤系統(tǒng)硬件平臺設(shè)計 芯片及解決方案,站點首頁,芯片,MCU/DSP,嵌入式系統(tǒng),EDA及可編程,多媒體 發(fā)表于:10/10/2008 智能延遲觸發(fā)產(chǎn)生器的設(shè)計 設(shè)計應(yīng)用,站點首頁,技術(shù),EDA及可編程 發(fā)表于:10/8/2008 ?…555556557558559560561562563564…?