頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設(shè)備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設(shè)備可以在那里重新編程。 最新資訊 CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應用 芯片及解決方案,站點首頁,芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:10/16/2008 基于FPGA的一種高速圖形幀存設(shè)計 芯片及解決方案,站點首頁,芯片,EDA及可編程,多媒體 發(fā)表于:10/16/2008 一種基于嵌入式系統(tǒng)和Internet的FPGA動態(tài)配置方案 芯片及解決方案,站點首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/16/2008 Cypress推出結(jié)合nvSRAM技術(shù)的PSoC NV組件 Cypress Semiconductor推出整合了非揮發(fā)性靜態(tài)隨機存取內(nèi)存(nvSRAM)與可編程系統(tǒng)單芯片(PsoC)的PSoC NV系列,這些SoC整合了可組態(tài)的模擬與數(shù)字電路,并由芯片內(nèi)建的微控制器所控制,可安全儲存登錄資料,主要瞄準運算、網(wǎng)絡(luò)、電信、汽車、工業(yè)等市場。 發(fā)表于:10/16/2008 短波擴頻通信系統(tǒng)中數(shù)字相關(guān)器的FPGA設(shè)計與實現(xiàn) 芯片及解決方案,站點首頁,芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:10/14/2008 一種HDLC數(shù)據(jù)轉(zhuǎn)發(fā)的全自動硬件引擎設(shè)計 芯片及解決方案,站點首頁,芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:10/14/2008 基于FPGA的高速LDPC碼編碼器的設(shè)計與實現(xiàn) LDPC碼是通信系統(tǒng)中一種性能十分優(yōu)秀的信道編碼。本文針對便于硬件實現(xiàn)的QC_LDPC碼進行了編碼器設(shè)計,采用多路并行、流水線結(jié)構(gòu)、優(yōu)化關(guān)鍵路徑等多種手段,在Altera公司FPGA平臺上實現(xiàn)了編碼速率高達1.6Gbps的編碼器,并使用邏輯分析儀驗證了編碼器在高速運行下結(jié)果的正確性。 發(fā)表于:10/14/2008 基于DSP與CPLD的I2C總線接口的設(shè)計與實現(xiàn) 芯片及解決方案,站點首頁,芯片,MCU/DSP,EDA及可編程 發(fā)表于:10/13/2008 高速數(shù)字串行加法器及其應用 芯片及解決方案,站點首頁,芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:10/13/2008 基于FPGA的SoC/IP驗證平臺的設(shè)計與應用 芯片及解決方案,站點首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/13/2008 ?…555556557558559560561562563564…?