頭條 開(kāi)啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實(shí)現(xiàn)高級(jí)自動(dòng)化 隨著工業(yè)領(lǐng)域向?qū)崿F(xiàn)工業(yè)4.0的目標(biāo)不斷邁進(jìn),市場(chǎng)對(duì)具備彈性連接、低功耗、高性能和強(qiáng)大安全性的系統(tǒng)需求與日俱增。 然而,實(shí)施數(shù)字化轉(zhuǎn)型并非總是一帆風(fēng)順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進(jìn)系統(tǒng),同時(shí)應(yīng)對(duì)軟件孤島、互聯(lián)網(wǎng)時(shí)代前的老舊設(shè)備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對(duì)性地應(yīng)用高性能軟硬件的解決方案。 最新資訊 安森美半導(dǎo)體針對(duì)網(wǎng)絡(luò)和消費(fèi)應(yīng)用推出抖動(dòng)性能一流的可編程時(shí)鐘乘法器 新器件,站點(diǎn)首頁(yè),芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:10/22/2008 Virtex-5 FXT FPGA終極系統(tǒng)集成平臺(tái) 技術(shù)資料,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:10/20/2008 基于PCI總線的測(cè)控卡的設(shè)計(jì) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,數(shù)據(jù)采集,儀器儀表 發(fā)表于:10/20/2008 一種改進(jìn)Turbo碼譯碼器的FPGA設(shè)計(jì)與實(shí)現(xiàn) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:10/17/2008 可編程模擬器件原理與開(kāi)發(fā) 設(shè)計(jì)應(yīng)用,站點(diǎn)首頁(yè),技術(shù),EDA及可編程 發(fā)表于:10/16/2008 CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程,數(shù)據(jù)采集 發(fā)表于:10/16/2008 基于FPGA的一種高速圖形幀存設(shè)計(jì) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,EDA及可編程,多媒體 發(fā)表于:10/16/2008 一種基于嵌入式系統(tǒng)和Internet的FPGA動(dòng)態(tài)配置方案 芯片及解決方案,站點(diǎn)首頁(yè),芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:10/16/2008 Cypress推出結(jié)合nvSRAM技術(shù)的PSoC NV組件 Cypress Semiconductor推出整合了非揮發(fā)性靜態(tài)隨機(jī)存取內(nèi)存(nvSRAM)與可編程系統(tǒng)單芯片(PsoC)的PSoC NV系列,這些SoC整合了可組態(tài)的模擬與數(shù)字電路,并由芯片內(nèi)建的微控制器所控制,可安全儲(chǔ)存登錄資料,主要瞄準(zhǔn)運(yùn)算、網(wǎng)絡(luò)、電信、汽車(chē)、工業(yè)等市場(chǎng)。 發(fā)表于:10/16/2008 短波擴(kuò)頻通信系統(tǒng)中數(shù)字相關(guān)器的FPGA設(shè)計(jì)與實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:10/14/2008 ?…554555556557558559560561562563…?