頭條 銀湖資本完成對Altera的51%股權(quán)收購 北京時間9月15日晚間,全球 FPGA 創(chuàng)新技術(shù)領(lǐng)導(dǎo)者 Altera 宣布,全球技術(shù)投資巨頭銀湖資本(Silver Lake)已完成對 Altera 51% 股權(quán)的收購,該股權(quán)原由英特爾公司持有。同時,英特爾將保留 Altera 49% 的股權(quán),此舉也彰顯了雙方對 Altera 未來良好發(fā)展充滿信心。 最新資訊 ISE 設(shè)計套件11.1 簡介 廠商新聞,站點首頁,資訊,EDA及可編程 發(fā)表于:4/28/2009 賽靈思 ISE 設(shè)計套件 11.1 為客戶量身打造四種工具流程 技術(shù)資料,站點首頁,技術(shù),EDA及可編程 發(fā)表于:4/28/2009 賽靈思 ISE 設(shè)計套件 11.1 為客戶量身打造四種工具流程 技術(shù)資料,站點首頁,技術(shù),EDA及可編程 發(fā)表于:4/28/2009 賽靈思 ISE 設(shè)計套件 11.1 為客戶量身打造四種工具流程 技術(shù)資料,站點首頁,技術(shù),EDA及可編程 發(fā)表于:4/28/2009 Xilinx ISE 設(shè)計套件11.1 簡介 技術(shù)資料,站點首頁,技術(shù),EDA及可編程 發(fā)表于:4/28/2009 單片機多機冗余設(shè)計及控制模塊的VHDL語言描述 技術(shù)論文,站點首頁,技術(shù),EDA及可編程 發(fā)表于:4/28/2009 數(shù)字電路設(shè)計方案的比較與選擇 技術(shù)論文,站點首頁,技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:4/28/2009 分布式運算單元的原理及其實現(xiàn)方法 技術(shù)論文,站點首頁,技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:4/28/2009 Cadence與TSMC共同推出65nm工藝技術(shù)的混合信號/射頻參考設(shè)計“錦囊” 新器件,站點首頁,芯片,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:4/28/2009 賽靈思 ISE 設(shè)計套件 11.1 為客戶量身打造四種工具流程 隨著 Xilinx ISE 設(shè)計套件 11.1 的推出,賽靈思在優(yōu)化設(shè)計方法、更好地滿足不同技能客戶的多樣化需求,以及幫助客戶利用賽靈思 FPGA 目標設(shè)計平臺進行創(chuàng)新設(shè)計方面邁出了一大步。賽靈思 ISE 設(shè)計套件 11.1同時推出四種全新的工具流程,專為邏輯設(shè)計人員、嵌入式開發(fā)人員、DSP算法開發(fā)人員以及系統(tǒng)集成人員量身定制,以滿足他們的不同要求。 發(fā)表于:4/28/2009 ?…521522523524525526527528529530…?