頭條 基于FPGA的視頻處理硬件平臺(tái)設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號(hào)轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號(hào)轉(zhuǎn)換為RGB數(shù)字視頻信號(hào),并且與數(shù)字圖像信號(hào)疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 FPGA學(xué)習(xí)歷程 博客精華,站點(diǎn)首頁(yè),EDA及可編程 發(fā)表于:5/31/2009 PLD器件在紅外遙控解碼中的應(yīng)用 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,儀器儀表 發(fā)表于:5/31/2009 XC9500系列CPLD遙控編程的實(shí)現(xiàn) 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,EDA及可編程 發(fā)表于:5/31/2009 PSD8××F的在系統(tǒng)編程技術(shù) 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),MCU/DSP,網(wǎng)絡(luò)與通信,模擬技術(shù),EDA及可編程 發(fā)表于:5/31/2009 AVS解碼器中幀內(nèi)預(yù)測(cè)模塊的設(shè)計(jì)與實(shí)現(xiàn) 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),EDA及可編程,多媒體 發(fā)表于:5/27/2009 基于軟件無(wú)線電的短波多路并行處理系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn) 芯片及解決方案,站點(diǎn)首頁(yè),芯片,MCU/DSP,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:5/27/2009 基于FPGA安全封裝的身份認(rèn)證模型研究 技術(shù)論文,站點(diǎn)首頁(yè),技術(shù),嵌入式系統(tǒng),EDA及可編程 發(fā)表于:5/26/2009 Cadence推出創(chuàng)新的FPGA-PCB協(xié)同設(shè)計(jì)解決方案 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:5/26/2009 The MathWorks 宣布推出其 MATLAB、Simulink 和 PolySpace 產(chǎn)品系列的2009a 版本 新器件,站點(diǎn)首頁(yè),芯片,EDA及可編程 發(fā)表于:5/25/2009 賽靈思聯(lián)手北工大共建教育部人才培養(yǎng)模式創(chuàng)新實(shí)驗(yàn)區(qū) 廠商新聞,站點(diǎn)首頁(yè),資訊,EDA及可編程 發(fā)表于:5/25/2009 ?…517518519520521522523524525526…?