頭條 基于FPGA的視頻處理硬件平臺設(shè)計(jì)與實(shí)現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實(shí)現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強(qiáng)的通用性和靈活性。實(shí)驗(yàn)結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價(jià)值。 最新資訊 基于FPGA的數(shù)字下變頻設(shè)計(jì)與實(shí)現(xiàn) 技術(shù)論文,站點(diǎn)首頁,技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:5/25/2009 Cadence、Virutech將指標(biāo)導(dǎo)向型驗(yàn)證擴(kuò)展到虛擬系統(tǒng)開發(fā) 廠商新聞,站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:5/25/2009 FPGA行業(yè)引爆點(diǎn) 賽靈思人才先行 5月22日,“北工大---賽靈思軟件工程(嵌入式系統(tǒng)方向)應(yīng)用人才聯(lián)合培養(yǎng)模式創(chuàng)新實(shí)驗(yàn)區(qū)”開園儀式在北京工業(yè)大學(xué)逸夫圖書館舉行,賽靈思 “第二屆開放源碼硬件及嵌入式大賽”開幕儀式及國際學(xué)術(shù)交流活動同期舉行。 發(fā)表于:5/25/2009 開源硬件大賽戰(zhàn)鼓擂動 海峽兩岸同臺競技 5月22日,賽靈思“第二屆開放源碼硬件及嵌入式大賽”開幕儀式與“北工大---賽靈思軟件工程(嵌入式系統(tǒng)方向)應(yīng)用人才聯(lián)合培養(yǎng)模式創(chuàng)新實(shí)驗(yàn)區(qū)”開園儀式同期舉行,由北京工業(yè)大學(xué)副校長蔣毅堅(jiān)和賽靈思大學(xué)計(jì)劃中國區(qū)經(jīng)理謝凱年博士一起擂響戰(zhàn)鼓。 發(fā)表于:5/25/2009 基于FPGA的三相PWM發(fā)生器 技術(shù)論文,站點(diǎn)首頁,技術(shù),EDA及可編程 發(fā)表于:5/20/2009 基于DSP和CPLD開發(fā)容性設(shè)備介損在線監(jiān)測終端 為了在完成數(shù)據(jù)采集的同時(shí)還能進(jìn)行各種處理和控制,設(shè)計(jì)開發(fā)了一種基于DSP和CPLD技術(shù)的高壓容性設(shè)備介損在線監(jiān)測終端。闡述了該終端中高速A/D轉(zhuǎn)換電路與 DSP接口電路、鎖相倍頻電路及其他通訊接口電路的具體實(shí)現(xiàn)方法,以及基于DSP采用優(yōu)化的傅里葉變換求取介質(zhì)損失角正切(tgδ)的方法。經(jīng)試驗(yàn)表明,系統(tǒng)工作穩(wěn)定可靠。 發(fā)表于:5/20/2009 基于超大規(guī)模FPGA的FFT設(shè)計(jì)與實(shí)現(xiàn) 技術(shù)論文,站點(diǎn)首頁,技術(shù),網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:5/20/2009 Altera發(fā)售Arria II GX FPGA:面向3-Gbps應(yīng)用的高性能、低成本收發(fā)器FPGA 最新資訊,站點(diǎn)首頁,資訊,EDA及可編程 發(fā)表于:5/20/2009 Altera發(fā)售Arria II GX FPGA:面向3-Gbps應(yīng)用的高性能、低成本收發(fā)器FPGA 廠商新聞,站點(diǎn)首頁,資訊,網(wǎng)絡(luò)與通信,EDA及可編程 發(fā)表于:5/20/2009 SpringSoft新版本Verdi系統(tǒng)加速工程師的驗(yàn)證工作 新產(chǎn)品,站點(diǎn)首頁,產(chǎn)品,嵌入式系統(tǒng),EDA及可編程 發(fā)表于:5/20/2009 ?…518519520521522523524525526527…?