頭條 AMD慶祝賽靈思成立40周年 40 年前,賽靈思(Xilinx)推出了一種革命性的設備,讓工程師可以在辦公桌上使用邏輯編程。 賽靈思開發(fā)的現(xiàn)場可編程門陣列(FPGA)使工程師能夠?qū)⒕哂凶远x邏輯的比特流下載到臺式編程器中立即運行,而無需等待數(shù)周才能從晶圓廠返回芯片。如果出現(xiàn)錯誤或問題,設備可以在那里重新編程。 最新資訊 Adaboost算法的FPGA實現(xiàn)與性能分析 本文創(chuàng)新點在于采用了一種像素積分單元陣列結(jié)構(gòu),能夠?qū)?Adaboost 算法中的Haar 特征進行并行處理。結(jié)合Virtex5 平臺豐富和特殊結(jié)構(gòu)的邏輯資源,得到了理想的性能,甚 至已經(jīng)能夠和高性能的PC平臺相提并論。從結(jié)果中可以看到,本系統(tǒng)只使用了部分資源。 通過在FPGA芯片內(nèi)部例化更多的處理單元,還有進一步增大并行性以取得性能提升的空間。 發(fā)表于:12/25/2012 基于FPGA的圓光柵編碼器數(shù)據(jù)采集系統(tǒng)設計 介紹了一種基于FPGA的圓光柵編碼器數(shù)據(jù)采集系統(tǒng)的設計方法。通過分析圓光柵的實際工作情況,將系統(tǒng)分為三大模塊,詳細闡述了濾波模塊實現(xiàn)消除高頻信號干擾,計數(shù)模塊實現(xiàn)四倍頻、辨向與脈沖計數(shù),以及數(shù)據(jù)通信模塊實現(xiàn)跨時鐘域數(shù)據(jù)傳輸功能的具體方法。最后通過Modelsim仿真驗證了系統(tǒng)設計的可行性與可靠性。本系統(tǒng)具有高集成、可擴展、便于移植的特點,可廣泛應用于相關領域。 發(fā)表于:12/24/2012 賽靈思推出Vivado設計套件WebPACK版本 All Programmable技術和器件的全球領先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX) )今天宣布推出Vivado?設計套件的WebPACK版本,使設計人員能夠立即免費獲得業(yè)界首款SoC級的設計環(huán)境的器件專用版。WebPACK版本隨Vivado設計套件2012.4版的發(fā)布而推出,可提供與Vivado設計套件設計版本相同的以IP和系統(tǒng)為中心的設計流程,集成和實現(xiàn)速度比其它可選方案快4倍之多。 發(fā)表于:12/24/2012 基于FPGA的可編程濾波器的設計 應變測試系統(tǒng)中傳感器輸出信號非常微弱,傳感器與測量儀連接線較長容易引入干擾信號,且應變儀應用場地干擾信號不同。介紹了一種用FPGA實現(xiàn)的可編程IIR型濾波器,該濾波器以二階基本節(jié)為核心,通過改變二階基本節(jié)的系數(shù)來改變?yōu)V波器濾波模型及截止頻率。嵌入式計算機把系數(shù)寫入濾波器實現(xiàn)低通、高通、帶通及帶阻濾波。該濾波器在應變測量儀器應用上取得了很好效果。 發(fā)表于:12/20/2012 基于CPLD的服務機器人的視覺系統(tǒng)設計 本文研究基于服務機器人的單目視覺系統(tǒng)。它處理的是二維圖像,是基于對無遮擋物體顏色和形狀的識別以及3D目標物體的平動跟蹤。 發(fā)表于:12/18/2012 萊迪思半導體將在CES 2013上展示實時3D視頻轉(zhuǎn)換器 萊迪思半導體公司今日宣布將于1月8日至11日在拉斯維加斯舉辦的消費電子展(CES)上召開一個“移動應用創(chuàng)新”見面會,屆時將展示3D Impact Media的基于低密度LatticeECP3? FPGA的實時3D 視頻轉(zhuǎn)換器RealityBox。萊迪思展廳位于拉斯維加斯酒店東樓2980號套房。 發(fā)表于:12/18/2012 來自意法半導體(ST)與CEA-Leti的研究員榮獲2012年Général Ferrié大獎 意法半導體(STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)與法國最著名的科研機構(gòu)CEA-Leti宣布來自意法半導體與CEA-Leti的研究員團隊榮獲2012年Général Ferrié大獎。 發(fā)表于:12/14/2012 基于FPGA的智能呼叫系統(tǒng)的設計 研究了智能呼叫系統(tǒng),能實現(xiàn)64人呼叫,在有人呼叫時,啟動語言對話系統(tǒng),實現(xiàn)呼叫者和值班管理員對話,顯示第一或優(yōu)先呼叫者編碼,并有光聲提示,同時還能存儲多人呼叫信息。將系統(tǒng)分成若干部分,主要包括呼叫信號編碼和譯碼電路、呼叫存儲電路、語音放大電路、控制電路、模擬電子開關電路、模擬選擇/分配電路等部分。數(shù)字部分功能用Altera公司的FPGA器件EPF10K10TC144-3實現(xiàn)。 發(fā)表于:12/14/2012 意法半導體(ST)宣布位于法國Crolles的晶圓廠即將投產(chǎn)28納米FD-SOI制程技術 意法半導體(STMicroelectronics,簡稱ST;紐約證券交易所代碼:STM)宣布其在28納米FD-SOI技術平臺的研發(fā)上又向前邁出一大步,即將在位于法國Crolles的12寸(300mm)晶圓廠投產(chǎn)該制程技術,這證明了意法半導體以28納米技術節(jié)點提供平面全耗盡技術的能力。在實現(xiàn)極其出色的圖形、多媒體處理性能和高速寬帶連接功能的同時,而不犧牲電池的使用壽命的情況下,嵌入式處理器需具有市場上最高的性能及最低的功耗,意法半導體28納米技術的投產(chǎn)可解決這一挑戰(zhàn),滿足多媒體和便攜應用市場的需求。 發(fā)表于:12/13/2012 基于FPGA的E1信號失幀檢測研究 針對E1信號傳輸過程中出現(xiàn)的失幀問題進行研究,提出以FPGA為控制核心的檢測方案,當信號出現(xiàn)失幀狀況時能及時進行檢測并作出相應措施,以保障E1信號傳輸?shù)姆€(wěn)定、流暢。 發(fā)表于:12/13/2012 ?…244245246247248249250251252253…?