頭條 基于FPGA的視頻處理硬件平臺設(shè)計與實現(xiàn) 為了滿足機(jī)載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉(zhuǎn)換與疊加技術(shù),該技術(shù)以FPGA為核心,搭配解碼電路及信號轉(zhuǎn)換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉(zhuǎn)換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強(qiáng)的通用性和靈活性。實驗結(jié)果表明,視頻轉(zhuǎn)換與疊加技術(shù)能夠滿足機(jī)載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應(yīng)用價值。 最新資訊 增強(qiáng)現(xiàn)實技術(shù)助力空客公司未來工廠—采用賽靈思Zynq SoC 上周在NIWeek大會上,空客公司透露了一些它的“未來工廠”計劃的一些細(xì)節(jié),在這個未來工廠中,飛機(jī)的組裝將會耗費(fèi)更少的人力,更多的自動化元素。這一偉大的愿景會涉及到具有合作能力的機(jī)器人,自動化檢測和機(jī)器輔助工具的使用,所有的這些應(yīng)用都需要涉及到視覺識別系統(tǒng)和人機(jī)交流技術(shù)。 發(fā)表于:2014/9/26 Zynq SoC Mini-ITX演示例程--使用部分可重配置實現(xiàn)SDR應(yīng)用 來自安富利公司的技術(shù)市場工程師Tom Curran演示SDR(軟定義無線功能)應(yīng)用程序,當(dāng)然這個應(yīng)用程序是運(yùn)行在安富利Zynq Mini-ITX開發(fā)板卡上的Zynq SoC芯片上的。這個演示例程是來自在San Jose(美國地名)舉辦的X-fest展覽大會,硬件部分使用了模擬器件AD9361,這是一款高性能高集成的RF(射頻)信號敏感收發(fā)芯片,展示了Zynq SoC芯片的部分可重配置的特性。 發(fā)表于:2014/9/25 VIVADO資源匯集 當(dāng)設(shè)計人員在汽車、消費(fèi)類、工業(yè)控制、有線與無線通信、醫(yī)療等眾多應(yīng)用中采用新一代“All-Programmable”器件來實現(xiàn)可編程邏輯或者可編程系統(tǒng)集成時,VIVADO工具有助于提高他們的生產(chǎn)力,尤其是進(jìn)行新一代設(shè)計。 發(fā)表于:2014/9/22 基于LVDS和PCI接口的高速圖像傳輸系統(tǒng)設(shè)計 針對數(shù)字圖像處理與傳輸領(lǐng)域數(shù)據(jù)量大而傳統(tǒng)接口無法滿足其高速率傳輸要求的現(xiàn)狀,提出了一種基于LVDS和PCI接口的高速圖像傳輸系統(tǒng)的設(shè)計,對系統(tǒng)總體設(shè)計和各電路模塊進(jìn)行了詳細(xì)介紹和分析,并對系統(tǒng)整體功能進(jìn)行了測試。該系統(tǒng)以FPGA作為控制核心,采用乒乓操作實現(xiàn)數(shù)據(jù)的無縫緩沖,重點研究了LVDS接口和PCI總線技術(shù),保證圖像數(shù)據(jù)的高速、可靠傳輸。測試結(jié)果表明,該傳輸系統(tǒng)性能穩(wěn)定,能可靠地實現(xiàn)圖像數(shù)據(jù)傳輸,最大傳輸速率可達(dá)18 MB/s,具有一定的實用價值。 發(fā)表于:2014/9/16 基于FPGA的全搜索運(yùn)動估計硬件電路設(shè)計 設(shè)計了一種分層的二維陣列全搜索運(yùn)動估計硬件電路。與傳統(tǒng)的二維陣列全搜索運(yùn)動估計電路相比,它在處理單元(PE)的并行結(jié)構(gòu)設(shè)計以及存儲器設(shè)計方面作出了改進(jìn),節(jié)約了硬件資源和編碼時間。根據(jù)各模塊的時序關(guān)系合理安排并行流水線結(jié)構(gòu),采用一列像素并行處理,實現(xiàn)了運(yùn)動估計實時編碼。 發(fā)表于:2014/9/16 基于Kintex7和SPI Flash實現(xiàn)FPGA的多重加載 Xilinx 7系列FPGA是Xilinx公司最新推出的一個芯片系列,Kintex7是該系列芯片中的一種,擁有大量的可編程資源。即便如此,在一些多模式的大型復(fù)雜的系統(tǒng)設(shè)計中,芯片的資源還是遠(yuǎn)遠(yuǎn)不能滿足設(shè)計需求。FPGA的多重加載可以解決可編程資源不足的難題。FPGA多重加載是將設(shè)計的多個模式的比特文件存儲到Flash,用戶可以根據(jù)需要選擇加載不同模式的比特文件。FPGA的多重加載解決了可編程資源不足的問題,提高了FPGA可編程資源的利用率。 發(fā)表于:2014/9/15 【Tech-Workshop】FPGA與圖像處理 來自中科院電子所、中科院微電子所、電子六所的等科研單位,華為、清華同方、大唐移動、展訊通信等知名企業(yè),以及北京大學(xué)、北京航空航天大學(xué)、北京郵電大學(xué)、北京工業(yè)大學(xué)等高等院校的40余位視頻圖像處理愛好者和FPGA愛好者共聚一堂,參加了電子技術(shù)應(yīng)用?Tech-Workshop之“FPGA與圖像處理技術(shù)研討會”,共同打造工程師的圈子生活。 發(fā)表于:2014/9/15 賽普拉斯推出49美元的SuperSpeed探索者開發(fā)套件,加速USB 3.0的設(shè)計進(jìn)程 賽普拉斯半導(dǎo)體公司日前推出一款易用的低成本開發(fā)平臺,可為幾乎任何系統(tǒng)增添高性能USB 3.0數(shù)據(jù)輸出能力。 發(fā)表于:2014/9/9 Altera搭上Intel 14nm工藝的戰(zhàn)車能否搶占下一代制高點? Altera與Intel在14nm工藝的排他性聯(lián)姻,能否在下一代節(jié)點中超越老對手Xilinx?Intel 14nm工藝有何過人之處?日本同行PCWatch近日對Intel新工藝做了一番解析,并和其他廠商、其他工藝的正面對比,更加凸顯了世界第一芯片巨頭的強(qiáng)悍。 發(fā)表于:2014/9/4 Molex 背板插針圖配置器簡化定制產(chǎn)品設(shè)計 Molex公司最近宣布推出一款用于背板產(chǎn)品設(shè)計的全新在線工具,背板插針圖配置器(Backplane Pin Map Configurator)指導(dǎo)用戶通過一系列的輸入來確定背板參數(shù),并可快速生成用于其背板應(yīng)用的插針圖。 發(fā)表于:2014/8/29 ?…203204205206207208209210211212…?