頭條 開啟工業(yè)4.0:集成EtherCAT和萊迪思FPGA實現(xiàn)高級自動化 隨著工業(yè)領域向?qū)崿F(xiàn)工業(yè)4.0的目標不斷邁進,市場對具備彈性連接、低功耗、高性能和強大安全性的系統(tǒng)需求與日俱增。 然而,實施數(shù)字化轉型并非總是一帆風順。企業(yè)必須在現(xiàn)有環(huán)境中集成這些先進系統(tǒng),同時應對軟件孤島、互聯(lián)網(wǎng)時代前的老舊設備以及根深蒂固的工作流程等挑戰(zhàn)。它們需要能夠在這些限制條件下有針對性地應用高性能軟硬件的解決方案。 最新資訊 低功耗FPGA電子系統(tǒng)優(yōu)化方法 首先與實測系統(tǒng)功耗進行對比,驗證了Xilinx公司ISE軟件包中FPGA功耗估算工具XPower的準確性。然后對FPGA設計中影響系統(tǒng)功耗的幾個相互關聯(lián)的參數(shù)進行取樣,通過軟件估算不同樣點下的系統(tǒng)功耗,找到功耗最低的取樣點,得到最佳設計參數(shù),從而達到優(yōu)化系統(tǒng)設計的目的。實驗中通過這種方法,在一個FPGA讀寫SRAM的系統(tǒng)中,在單位時間讀寫操作數(shù)固定的條件下,選取了讀寫頻率與讀寫時間占空比這兩個參數(shù)來優(yōu)化系統(tǒng)功耗。最終測試數(shù)據(jù)證明了該方法的正確性。 發(fā)表于:2/5/2010 用中檔FPGA實現(xiàn)高速DDR3存儲器控制器 由于系統(tǒng)帶寬不斷的增加,因此針對更高的速度和性能,設計人員對存儲技術進行了優(yōu)化。下一代雙數(shù)據(jù)速率(DDR)SDRAM芯片是DDR3 SDRAM。 DDR3 SDRAM具有比DDR2更多的優(yōu)勢。這些器件的功耗更低,能以更高的速度工作,有更高的性能(2倍的帶寬),并有更大的密度。與DDR2相比,DDR3器件的功耗降低了30%,主要是由于小的芯片尺寸和更低的電源電壓(DDR3 1.5V而DDR2 1.8V)。 發(fā)表于:2/4/2010 優(yōu)化FPGA功耗的設計技術 無論從微觀到宏觀、從延長電池壽命到減少全球變暖的溫室效應等等,各種不同因素都在迅速推動系統(tǒng)設計人員關注節(jié)能問題。一項有關設計優(yōu)先考慮事項的最新調(diào)查指出,大部分工程師已把功耗排在首位,或者是將其緊跟在性能、密度和成本之后。 發(fā)表于:2/4/2010 基于NIOS嵌入式軟核的硬盤錄像機的設計與實現(xiàn) 以硬盤錄像機的設計為例,介紹了NIOS嵌入式軟核的工作流程、開發(fā)步驟和使用方法。 發(fā)表于:2/4/2010 基于FPGA嵌入式系統(tǒng)的雷達信號模擬器 結合FPGA嵌入式系統(tǒng)具有硬件電路高并行度和軟件編程控制簡單的特點,設計了一套基于FPGA嵌入式系統(tǒng)的雷達信號模擬器,能夠完成雷達中頻和視頻信號、雜波和干擾信號的模擬,實現(xiàn)雷達系統(tǒng)在不具備實際接收前端的情況下對雷達后級的調(diào)試,信號產(chǎn)生和時序控制功能均在嵌入微處理的FPGA中完成,外圍電路簡單,具有很好的工程實用價值。 發(fā)表于:2/3/2010 基于FPGA的動態(tài)可重配置短波收發(fā)機 使用基于模塊化的動態(tài)部分重配置技術,構建了基于FPGA的動態(tài)可重配置軟件無線電系統(tǒng)平臺,并在該平臺上設計了動態(tài)可重配置MIL-STD-188-110B短波收發(fā)機系統(tǒng)。與傳統(tǒng)的全局靜態(tài)重配置系統(tǒng)相比,動態(tài)可重配置系統(tǒng)擴展性好,配置速度快,用于存儲配置比特流所需的空間較少,配置控制方式比較靈活。 發(fā)表于:2/3/2010 基于VxWorks的MB系列智能可編程控制器設計 可編程控制器在PLC長期的使用過程中也逐漸暴露出了諸如開出回路簡單;通信擴展能力差;梯形圖語言編程煩瑣;調(diào)試不夠方便等技術局限。伴隨著計算機技術、信息技術及工業(yè)控制技術的飛速發(fā)展,對PLC的發(fā)展提出了更高要求,主要體現(xiàn)在:需要更高功能、更快速度、更大容量的PLC產(chǎn)品,以完成大型的控制項目和實現(xiàn)網(wǎng)絡化及更強的通訊能力;要求控制更加可靠,性能更加穩(wěn)定;要求提供多樣化的更方便的編程語言等。 發(fā)表于:2/2/2010 FPGA技術攻略 FPGA技術攻略 發(fā)表于:2/2/2010 在FPGA上對OC8051 IP核的修改與測試 在80C51系列中,OC8051以架構清晰、取指帶寬大、時鐘效率高等諸多優(yōu)點受到業(yè)內(nèi)人士的青睞。本文在分析OpenCores網(wǎng)站提供的一款 OC8051IP核的基礎上,給出了一種仿真調(diào)試方案;利用該方案指出了其中若干邏輯錯誤并對其進行修改,最終完成了修改后IP核的FPGA下載測試。 發(fā)表于:2/2/2010 Virtex-5推動超寬帶通信和測距的發(fā)展 發(fā)表于:2/2/2010 ?…483484485486487488489490491492…?