頭條 ST宣布中国本地造STM32微控制器已开启交付 3 月 23 日消息,意法半导体(ST)今日宣布,中国本地制造的 STM32 通用微控制器现已开启交付。首批由华虹宏力代工的意法半导体 STM32 晶圆产品已陆续发货给国内客户。这一里程碑标志着意法半导体全球供应链战略的重大进展。公司计划 2026 年将有更多 STM32 产品系列(包括高性能、安全及入门级的微控制器)实现本地量产。 最新資訊 CEVA发布业界首个用于联网多媒体设备的多用途可编程高清视频和图像处理平台 纯软件可编程的低功耗平台CEVA-MM3000采用可扩展、可配置的多内核架构,支持便携式多媒体和家庭娱乐设备的高级视频编解码和图像信号处理 發(fā)表于:2010/3/9 全数字QAM调制射频输出的FPGA实现 一种采用AD9739与FPGA相结合、在FPGA上实现全数字QAM射频一种采用AD9739与FPGA相结合、在FPGA上实现全数字QAM射频调制的方法。阐述了柰奎斯特滤波器、插值滤波器、多相滤波器、多相数字频率合成器的实现方法,并采用多相滤波技术和OSERDES技术解决了射频信号高采样率问题。介绍了AD9739的接口设计,并给出调制器的射频输出信号的实测结果,性能指标符合国家制定的DVB_C标准。 發(fā)表于:2010/3/9 Altera Stratix IV FPGA通过了Interlaken通用性测试 Altera公司(NASDAQ: ALTR)今天宣布,Stratix® IV FPGA通过Interlaken联盟的器件通用性测试。Altera认证了与使用Interlaken协议的第三方组件的高性能FPGA接口。Stratix IV GT FPGA通过6.25-Gbps线速通用性测试,是业界唯一支持10 Gbps线速的Interlaken解决方案。器件通用性测试验证了Stratix IV FPGA芯片间Interlaken接口,确保它们能够为下一代无线和固网基础设施应用迅速提供全包解决方案。 發(fā)表于:2010/3/9 基于GPS的异地数据采集的改进同步方法及其实现 提出了基于GPS授时的同步数据采集系统改进方法。该方法预置采集开始时刻,利用GPS授时检测所产生的触发信号,用于同步各异地分布的数据采集装置。理论分析和仿真实验结果表明,上述方法可以达到微秒级的时间同步。 發(fā)表于:2010/3/8 地震影响晶圆双雄产能 半导体缺货雪上加霜 台湾高雄4日发生芮氏6.4地震,高科技重镇南科园区因邻近高雄甲仙震央,在地震发生的同时,立即启动紧急应变措施。晶圆双雄台积电及联电位于南科园区的厂区因此受到影响。 發(fā)表于:2010/3/5 基于PC104总线的2FSK调制器的设计与实现 本调制器是一种基于PC104总线的嵌入式系统的外围设备,嵌入式计算机系统通过PC104总线将数据发送到端口,调制器接收数据并进行调制后,将信号输出到受控设备,从而对相应设备起到控制的功能。在本调制器的硬件电路中使用FPGA,提高了系统的通用性。 發(fā)表于:2010/3/5 Actel推出SmartFusion,带有ARM Cortex-M3处理器和可编程模拟资源的FPGA器件 爱特公司(Actel Corporation)宣布推出世界首个智能型混合信号FPGA器件SmartFusion,该产品现正投入批量生产。SmartFusion器件带有Actel经过验证的FPGA架构,该架构包括基于ARM Cortex-M3硬核处理器的完整微控制器子系统,以及可编程Flash模拟模块。SmartFusion器件能让嵌入式产品设计人员使用单芯片便能轻易构建所需要的系统,获得全部所需功能,而且无需牺牲产品性能。 發(fā)表于:2010/3/5 激光微加工系统及基于DSP+FPGA的控制单元的研究 针对纳秒脉冲激光微加工系统的发展,提出了一种集成图形文件解析和高速运动控制的加工系统,包括控制单元、激光器、机械结构和光路系统。在介绍了各个部分的功能之后,重点分析了控制单元,包括上位机图形解析平台及以DSP和FPGA为核心的下位机控制硬件。通过实验分析和算法优化,解决了加工误差,在单晶硅表面得到了较好的微结构加工效果。 發(fā)表于:2010/3/4 利用串行RapidIO实现FPGA协处理 开发人员不但要跟上日益提高的性能需求,还得注意保持成本低廉有效利用基于串行RapidIO的FPGA作为DSP协处理器就能达到这些目的。基于标准的设计通常比“自由发挥”的设计简单得多,也是今天的典型设计模式并行连接标准(PCI、PCI-X、EMIF等)虽能满足当前需求,但若考虑到可调整性和可扩展性就有所不足了随着分组处理技术的不断进步,连接标准的发展趋势显然倾向于高速串行连接从图1中就能看出这一趋势。 發(fā)表于:2010/3/4 基于FPGA的B超数字图像实时采集系统 在基于FPGA+ARM 9硬件平台的全数字化B超诊断仪中,前端探头返回的回波电信号需由实时采集系统进行波束合成、相关处理、采集并传输至ARM嵌入式处理系统,视频信号数据量大,实时性要求高,因此选用FPGA+SRAM构成实时采集系统,在速度和容量上都能满足上述要求。主要介绍B超成像系统中应用FPGA进行逻辑控制进行超声视频图像采集的原理和实现。 發(fā)表于:2010/3/4 <…482483484485486487488489490491…>