頭條 基于FPGA的視頻處理硬件平臺設計與實現(xiàn) 為了滿足機載顯示器畫面顯示多元化的要求,提出了一種基于FPGA的視頻轉換與疊加技術,該技術以FPGA為核心,搭配解碼電路及信號轉換電路等外圍電路,可實現(xiàn)XGA與PAL模擬視頻信號轉換為RGB數(shù)字視頻信號,并且與數(shù)字圖像信號疊加顯示,具有很強的通用性和靈活性。實驗結果表明,視頻轉換與疊加技術能夠滿足機載顯示器畫面顯示的穩(wěn)定可靠、高度集成等要求,具備較高的應用價值。 最新資訊 基于C8051F120和CPLD的多功能望遠鏡控制系統(tǒng)設計 基于C8051F120和大規(guī)模CPLD(EPM570T144)設計的多功能望遠鏡大型轉臺兩軸控制系統(tǒng),包括兩軸直流電機伺服控制器、GPS時統(tǒng)系統(tǒng)、增量式編碼器采樣讀數(shù)、PWM功能模塊、LCD顯示功能、通信功能、AD采樣功能等。功能齊全,結構緊湊,外部接口豐富且具有保護功能,可靠性高。 發(fā)表于:11/4/2010 基于Avalon-ST接口幀讀取IP核的設計和應用 研究基于Avalon-ST接口幀讀取的IP核設計應用,通過Avalon-ST接口將外部存儲中不同格式的幀數(shù)據(jù)轉化為視頻流輸出。根據(jù)Avalon總線協(xié)議及Avalon-ST視頻協(xié)議研究設計方案,使用Verilog HDL語言對模塊進行硬件設計,并將實現(xiàn)的模塊進行測試。結果表明,該IP核與Altera公司提供的Frame Reader模塊相比,突破了現(xiàn)有的Frame Reader只支持緊縮格式的局限,使其功能更加完善,并且該IP核占用的資源少,工作頻率更高,性能得到了優(yōu)化,實用性更強。 發(fā)表于:11/3/2010 基于FPGA的LED大屏幕控制系統(tǒng)的設計與實現(xiàn) 基于FPGA芯片EP2CQ208C設計了一種低成本、高性能的LED大屏幕控制系統(tǒng)。結合現(xiàn)有系統(tǒng)特點,對SDRAM乒乓式數(shù)據(jù)緩存提出了改進,同時提出了反γ校正與灰度級調節(jié)、顏色調節(jié)等在FPGA中的實現(xiàn)。 發(fā)表于:11/2/2010 基于FPGA的MC-CDMA基帶系統(tǒng)的實現(xiàn) MIMO技術、多載波技術與鏈路自適應技術是未來移動通信系統(tǒng)最值得關注的幾種物理層技術。MIMO技術在提高系統(tǒng)頻譜利用率方面性能卓越,多載波CDMA技術則能有效地對抗頻率選擇性衰落,將MIMO技術與MC-CDMA方案相結合,構成空域復用MC-CDMA系統(tǒng),將在很大程度上提高系統(tǒng)的性能和容量,更有效地提高信息傳輸速率,完成基于FPGA的空域復用 MIMO MC一CDMA系統(tǒng)的基帶信號處理平臺的設計與實現(xiàn)的任務[1]。本文采用硬件仿真模型模擬MIMO信道的方法,實現(xiàn)了對系統(tǒng)的聯(lián)合調試與功能驗證,與軟件仿真結果進行比較,性能良好。 發(fā)表于:11/2/2010 利用混合信號FPGA和先進的軟件工具實現(xiàn)簡易系統(tǒng)設計 單芯片嵌入式處理器的設計流程需要進行三類設計:FPGA設計、嵌入式設計和模擬設計。Actel SmartFusionTM智能混合信號FPGA是目前唯一集成了FPGA、ARM Cortex-M3處理器硬核和可編程模擬的FPGA。該器件的架構具有清晰的功能性邊界和明確定義的接口,有助于簡化設計邊界。利用創(chuàng)新的設計工具,所有設計人員都能夠并行進行自己的設計部分,避免設計周期延長與FPGA中軟核處理器的協(xié)作問題。 發(fā)表于:11/2/2010 BDTI研究認證以DSP為核心的 FPGA 設計的高級綜合流程 以往,手寫RTL代碼在FPGA上實現(xiàn)的高強度應用通常能實現(xiàn)較高的質量,但是生產力不高;而用DSP處理器實現(xiàn)的應用生產力雖高,但結果質相對較差。權衡可編程DSP處理器和FPGA的使用問題時,開發(fā)時間對許多系統(tǒng)設計人員而言都是一大障礙。BDTI的評估顯示,高級綜合工具可以在很大程度上消除這一障礙,能夠簡化DSP開發(fā)人員用 FPGA 實現(xiàn)設計的工作。 發(fā)表于:11/1/2010 專為可編程邏輯設計師提供的節(jié)能方案 隨著政府實行更為嚴格的功耗規(guī)定,如何進一步降低待機功耗成為工程師設計過程中需要考慮的一個重要因素?,F(xiàn)代可編程邏輯器件動態(tài)電流要求極低,并能在集成了一個低成本晶振后實現(xiàn)門控時鐘網(wǎng)絡,對降低電子產品的系統(tǒng)功耗有很大的使用價值。 發(fā)表于:11/1/2010 基于MAX7000系列CPLD的數(shù)據(jù)采集系統(tǒng) 基于MAX7000系列CPLD的數(shù)據(jù)采集系統(tǒng),CPLD是復雜的PLD,專指那些集成規(guī)模大于1000門以上的可編程邏輯器件。它由與陣列、或陣列、輸入緩沖電路、輸出宏單元組成,具有門電路集成度高、可配置為多種輸入輸出形式、多時鐘驅動、內含ROM或FLASH(部分支持在系 發(fā)表于:11/1/2010 一種基于FPGA的復數(shù)浮點協(xié)方差矩陣實現(xiàn) O引言協(xié)方差矩陣的計算是信號處理領域的典型運算,是實現(xiàn)多級嵌套維納濾波器、空間譜估計、相干源... 發(fā)表于:10/29/2010 基于FPGA的高速高精度頻率測量的研究 常用的直接測頻方法在實用中有較大的局限性,其測量精度隨著被測信號頻率的下降而降低,并且對被測信號的計數(shù)要產生±1個數(shù)字誤差。采用等精度頻率測量方法具有測量精度,測量精度保持恒定,不隨所測信號的變化而變化. 發(fā)表于:10/29/2010 ?…451452453454455456457458459460…?