EDA與制造相關(guān)文章 高清晰度數(shù)字電視傳輸系統(tǒng)系統(tǒng)級仿真設(shè)計(jì)與實(shí)現(xiàn)方案 在DMB-T系統(tǒng)設(shè)計(jì)中采用了Cadence公司的系統(tǒng)級設(shè)計(jì)與仿真軟件SPW Signal Processing Worksystem。在大型系統(tǒng)設(shè)計(jì)中只有實(shí)現(xiàn)算法和系統(tǒng)級的優(yōu)化,才能對系統(tǒng)性能有極大的提升,因?yàn)樗鹊讓觾?yōu)化具有更大的優(yōu)化空間。以Cadence公司的軟件工具為例相應(yīng)的系統(tǒng)級設(shè)計(jì)流程如圖1所示。 發(fā)表于:1/27/2011 用原型系統(tǒng)確保早期協(xié)同仿真驗(yàn)證 系統(tǒng)級芯片功能的實(shí)現(xiàn)基于軟件,其復(fù)雜性與日俱增,所以通常一個(gè)公司在設(shè)計(jì)資源的配置上,軟件部分的投入都要大于硬件。 發(fā)表于:1/27/2011 高階累積量調(diào)制識別改進(jìn)算法的FPGA實(shí)現(xiàn) 摘要:基于高階累積量的數(shù)字調(diào)制信號識別算法在低信噪比環(huán)境下識別率較低。針對這一問題,提出了高階累積量的改進(jìn)算法,通過調(diào)整特征參數(shù)的判別順序先識別出MASK信號的方式,取得了較好的效果。討論了該算法的FPGA設(shè) 發(fā)表于:1/25/2011 感應(yīng)加熱電源數(shù)字移相觸發(fā)器設(shè)計(jì) 用數(shù)字觸發(fā)器的設(shè)計(jì)思想設(shè)計(jì)其硬件結(jié)構(gòu)并對軟件算法進(jìn)行了改進(jìn)。改進(jìn)后的數(shù)字移相觸發(fā)器簡單可靠,產(chǎn)生脈沖的對稱性好,抗干擾能力強(qiáng),能夠保證捕獲到每一個(gè)換相區(qū)并及時(shí)觸發(fā)。 發(fā)表于:1/21/2011 探索性數(shù)據(jù)分析(EDA)及其應(yīng)用 EDA的出現(xiàn)主要是在對數(shù)據(jù)進(jìn)行初步分析時(shí),往往還無法進(jìn)行常規(guī)的統(tǒng)計(jì)分析。這時(shí)候,如果分析者先對數(shù)據(jù)進(jìn)行探索性分析,辨析數(shù)據(jù)的模式與特點(diǎn),并把它們有序地發(fā)掘出來,就能夠靈活地選擇和調(diào)整合適的分析模型,并揭示數(shù)據(jù)相對于常見模型的種種偏離。在此基礎(chǔ)上再采用以顯著性檢驗(yàn)和置信區(qū)間估計(jì)為主的統(tǒng)計(jì)分析技術(shù),就可以科學(xué)地評估所觀察到的模式或效應(yīng)的具體情況。 發(fā)表于:1/21/2011 印制電路板EMC設(shè)計(jì)技巧 實(shí)踐證明,即使電路原理圖設(shè)計(jì)正確,印制電路板設(shè)計(jì)不當(dāng),也會對電子設(shè)備的可靠性產(chǎn)生不利影響。例如,如果印制板兩條細(xì)平行線靠得很近,則會形成信號波形的延遲,在傳輸線的終端形成反射噪聲。因此,在設(shè)計(jì)印制電路 發(fā)表于:1/21/2011 基于EDA技術(shù)的555單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)與仿真 EDA仿真軟件中Electronics Workbench仿真設(shè)計(jì)分析軟件是計(jì)算機(jī)數(shù)字電路與邏輯設(shè)計(jì)模擬和仿真的軟件包,是實(shí)用的電子電路在線仿真工具,可加快產(chǎn)品的開發(fā)速度,提高工作效率。這里介紹一種基于EDA技術(shù)的555單穩(wěn)態(tài)觸發(fā)器設(shè)計(jì)與仿真。 發(fā)表于:1/21/2011 基于ClearNAND閃存的系統(tǒng)設(shè)計(jì)改進(jìn)方案 自問世以來,NAND閃存對ECC(糾錯(cuò)碼)糾錯(cuò)能力的要求越來越高。雖然這不是一個(gè)新問題,但是支持最新的多層單元(MLC)架構(gòu)和每單元存儲三位數(shù)據(jù)(three-bit-per-cell)技術(shù)所需的ECC糾錯(cuò)能力讓系統(tǒng)人員越來越難以應(yīng)付。 發(fā)表于:1/21/2011 基于OMNeT++的“實(shí)代碼”仿真模式研究* 嘗試搭建一個(gè)基于OMNeT++仿真器的“實(shí)代碼仿真模式”的研究,將整套UCOS系統(tǒng)上運(yùn)行的協(xié)議代碼封裝成動態(tài)鏈接庫,加載到仿真器上利用其離散仿真事件隊(duì)列機(jī)制進(jìn)行調(diào)試,運(yùn)行通過后可以直接在實(shí)際硬件芯片上運(yùn)行,無需二次修改,大大提高研究開發(fā)進(jìn)度。成功地將UCOS上運(yùn)行的aloha協(xié)議棧封裝成DLL加載到OMNeT++,調(diào)試運(yùn)行通過并且已經(jīng)投入到實(shí)際應(yīng)用中。 發(fā)表于:1/20/2011 Bulgin新型PCB安裝保險(xiǎn)絲座面世 作為Arcolectric、Bulgin 和 Sifam 國際電子制造品牌的擁有者,Elektron Technology日前推出了兩款全新的垂直型印刷電路板板級安裝(PCB-mounting)保險(xiǎn)絲座FX0442和FX0443,這兩款新設(shè)計(jì)屬于該公司旗下產(chǎn)品門類豐富的Bulgin保險(xiǎn)絲座系列。 發(fā)表于:1/20/2011 正交相干檢波方法及FPGA的實(shí)現(xiàn) 本文詳細(xì)介紹了中頻直接正交采樣及Bessel插值理論,并基于這一理論,用FPGA將一路中頻信號分解成了兩路正交數(shù)字信號,本文同時(shí)重點(diǎn)給出了用FPGA實(shí)現(xiàn)這一過程的詳細(xì)方案 發(fā)表于:1/20/2011 基于有限元方法的螺旋天線的仿真與設(shè)計(jì) 本文設(shè)計(jì)基于有限元方法,利用此方法對所設(shè)計(jì)的螺旋天線進(jìn)行了仿真、優(yōu)化設(shè)計(jì),得出了一系列有用的數(shù)據(jù),并依據(jù)設(shè)計(jì)結(jié)果制作天線。通過對天線進(jìn)行適當(dāng)?shù)恼{(diào)試和測試,結(jié)果表明,在相同條件下,螺旋天線性能優(yōu)于現(xiàn)有天線,是一種具有廣泛應(yīng)用前景的UHF天線。 發(fā)表于:1/20/2011 基于FPGA的8085A CPU結(jié)構(gòu)分析與實(shí)現(xiàn) 1引言微型計(jì)算機(jī)原理幾乎是所有理工科類大學(xué)生的必修課目之一,其重要性不言而喻。然而大多數(shù)教學(xué)側(cè)重于應(yīng)用方面,對計(jì)算機(jī)的結(jié)構(gòu)及工作原理涉之不深,因?yàn)闊o法做一個(gè)CPU來演示。這樣學(xué)生不能真正了解 發(fā)表于:1/20/2011 使用基于模型的設(shè)計(jì)進(jìn)行早期驗(yàn)證和確認(rèn) 使用基于模型的設(shè)計(jì)進(jìn)行早期驗(yàn)證和確認(rèn),MATLAB簡化了線性控制設(shè)計(jì),但是在實(shí)際應(yīng)用中,系統(tǒng)很少是線性的。因此,即使在設(shè)計(jì)了控制器后,對其進(jìn)行測試和調(diào)整仍然意味著需要構(gòu)建系統(tǒng)的硬件原型,并對算法進(jìn)行編碼。或者,因?yàn)闆]有樣機(jī)而無法進(jìn)行測試,只有等 發(fā)表于:1/20/2011 高速PCB設(shè)計(jì)中的串?dāng)_分析與控制 本文將介紹在信號完整性分析中抑制和改善信號串?dāng)_的方法,以及電氣規(guī)則驅(qū)動的高速PCB布線技術(shù)實(shí)現(xiàn)信號串?dāng)_控制的設(shè)計(jì)策略。 發(fā)表于:1/18/2011 ?…401402403404405406407408409410…?